$\require{mediawiki-texvc}$
  • 검색어에 아래의 연산자를 사용하시면 더 정확한 검색결과를 얻을 수 있습니다.
  • 검색연산자
검색연산자 기능 검색시 예
() 우선순위가 가장 높은 연산자 예1) (나노 (기계 | machine))
공백 두 개의 검색어(식)을 모두 포함하고 있는 문서 검색 예1) (나노 기계)
예2) 나노 장영실
| 두 개의 검색어(식) 중 하나 이상 포함하고 있는 문서 검색 예1) (줄기세포 | 면역)
예2) 줄기세포 | 장영실
! NOT 이후에 있는 검색어가 포함된 문서는 제외 예1) (황금 !백금)
예2) !image
* 검색어의 *란에 0개 이상의 임의의 문자가 포함된 문서 검색 예) semi*
"" 따옴표 내의 구문과 완전히 일치하는 문서만 검색 예) "Transform and Quantization"
쳇봇 이모티콘
안녕하세요!
ScienceON 챗봇입니다.
궁금한 것은 저에게 물어봐주세요.

논문 상세정보

내장형 전류 감지회로를 이용한 타이밍 오류 검출기 설계

Design of a Timing Error Detector Using Built-In current Sensor

초록

오류제어는 많은 전자 시스템의 주요한 관심사이다. 시스템 동작에 영향을 미치는 대부분의 고장은 회로에서 발생하는 타이밍 위반의 결과로 나타나는 비정상적인 신호지연으로 인한 것이며, 이는 주로 과도고장에 의해 발생한다. 본 논문에서는 CMOS 회로의 동작 중에 타이밍 오류를 검출하는 회로를 설계하였다. 타이밍 오류 검출기는 클럭에 의해 제어되는 시스템의 준비시간 및 대기시간의 위반에 대한 오류를 검출할 수 있다. 설계한 회로는 데이터의 입력이 클럭 천이지점에서 변화할 때 과도전류를 측정하여 오류 검출기의 전류 감지회로에서 발생시킨 기준전류와 비교함으로써 오류의 발생 여부를 확인 할 수 있다. 이러한 방법은 클럭에 의해 동작하는 시스템의 준비시간 및 대기시간의 위반에 따른 오류를 효과적으로 검출할 수 있음을 보여준다. 이 회로는 2.5V 공급전압의 $0.25{\mu}m$ CMOS 기술을 이용하여 구현하였으며, HSPICE로 시뮬레이션하여 정당성 및 효율성을 검증하였다.

Abstract

Error control is one of major concerns in many electronic systems. Experience shows that most malfunctions during system operation are caused by transient faults, which often mean abnormal signal delays that may result in violations of circuit element timing constraints. This paper presents a novel CMOS-based concurrent timing error detector that makes a flip-flop to sense and then signal whether its data has been potentially corrupted or not by a setup or hold timing violation. Designed circuit performs a quiescent supply current evaluation to determine timing violation from the input changes in relation to a clock edge. If the input is too close to the clock time, the resulting switching transient current in the detection circuit exceeds a reference threshold at the instant of the clock transition and an error is flagged. The circuit is designed with a $0.25{\mu}m$ standard CMOS technology at a 2.5 V supply voltage. The validity and effectiveness are verified through the HSPICE simulation. The simulation results in this paper shows that designed circuit can be used to detect setup and hold time violations effectively in clocked circuit element.

저자의 다른 논문

참고문헌 (13)

  1. Design of dynamically checked computers , Carter, W.C.;Schneider, P.R. , Proc. IFIP Conf. / v.,pp.878-883, 1968
  2. Design of totally self-checking circuits for m-out-of-n codes , Anderson, D.A.;Metze, G. , IEEE Trans. Comput. / v.C-22,pp.263-269, 1973
  3. Fault-tolerant design of local ESS processors , Toy, W.N. , Proc. IEEE / v.66,pp.1126-1145, 1978
  4. Strongly fault-secure logic networks , Smith, J.E.;Metze, C. , IEEE Trans. Comput. / v.C-27,pp.491-499, 1978
  5. Design of static CMOS self checking circuits using built-in current sensing , Nicolaidis, M.;Lo, J.C.;Daly, J.C. , Dig. Papers. 22nd Int. Symp. Fault Tolerant Computing / v.,pp.104-111, 0000
  6. Design of a Built-In Current Sensor for IDDQ Testing , Kim, Jeong-Beom;Hong, Sung-Je;Kim, Jong , IEEE J. Solid-State Circuits / v.33,pp., 1998
  7. Transition fault simulation by parallel pattern single fault propagation , Waiwkauski, J.(et al.) , Proc. International Test Conference / v.,pp., 1986
  8. An IDDQ Sensor for Concurrent Timing Error Detector , Knight, C.G.;Singh, A.D.;Nelson, V.P. , IEEE J. Solid State Circuits / v.3,pp.1545-1550, 1998
  9. A BPSK/QPSK Timing Error Detector for Sampled Receivers , Gardner, F. , IEEE Trans. Communications / v.34,pp.423-429, 1986
  10. Derivation of Gardner's Timing Error Detector from the Maximum Likelihood Principle , Oerder, M. , IEEE Trans. Communications / v.35,pp.684-685, 1987
  11. A timing error detection algorithm for PSK direct sequence spread spectrum system , Yan, L. , Proc. ICCT98 Conf. / v.2,pp.22-24, 1998
  12. Multipath resistant coherent timing error detector for DS-CDMA application , Fork, G.;Schulz-Rittich, P.;Baltersee, J.;Meyr, H. , Proc. 2000 IEEE Sixth ISSSTA Conf. / v.1,pp.6-8, 2000
  13. Timing error detector using particle filtering , Bertozzi, T.;Ruyet, D.L. , Proc. 2003 IEEE Seventh ISSSTA Conf. / v.2,pp.491-494, 2003

이 논문을 인용한 문헌 (0)

  1. 이 논문을 인용한 문헌 없음

원문보기

원문 PDF 다운로드

  • ScienceON :

원문 URL 링크

원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다. (원문복사서비스 안내 바로 가기)

상세조회 0건 원문조회 0건

DOI 인용 스타일