$\require{mediawiki-texvc}$
  • 검색어에 아래의 연산자를 사용하시면 더 정확한 검색결과를 얻을 수 있습니다.
  • 검색연산자
검색연산자 기능 검색시 예
() 우선순위가 가장 높은 연산자 예1) (나노 (기계 | machine))
공백 두 개의 검색어(식)을 모두 포함하고 있는 문서 검색 예1) (나노 기계)
예2) 나노 장영실
| 두 개의 검색어(식) 중 하나 이상 포함하고 있는 문서 검색 예1) (줄기세포 | 면역)
예2) 줄기세포 | 장영실
! NOT 이후에 있는 검색어가 포함된 문서는 제외 예1) (황금 !백금)
예2) !image
* 검색어의 *란에 0개 이상의 임의의 문자가 포함된 문서 검색 예) semi*
"" 따옴표 내의 구문과 완전히 일치하는 문서만 검색 예) "Transform and Quantization"
쳇봇 이모티콘
안녕하세요!
ScienceON 챗봇입니다.
궁금한 것은 저에게 물어봐주세요.

논문 상세정보

계층버스 다중처리기에서 캐시 일관성 프로토콜의 민감도 분석

Sensitivity Analysis of Cache Coherence Protocol for Hierarchical-Bus Multiprocessor

초록

계층버스 다중처리기 시스템에서 캐시 일관성 프로토콜은 시스템 성능에 영향을 준다. 특정 캐시 일관성 프로토콜 하에서 시스템의 성능은 버스의 대역폭 및 메모리크기, 메모리 블록의 크기에 따라 영향을 받는다. 따라서 시스템 성능에 영향을 미치는 요소들에 대한 민감도 분석이 필요하다. 본 논문에서는 계층버스 다중처리기에 캐시 일관성 프로토콜을 적용하고, 프로토콜에서 정의된 상태가 나타날 확률을 구하였다. 구해진 확률값을 분석적 모델에 적용하여 시뮬레이션을 하였다. 그리고 시뮬레이션 결과를 기반으로 시스템의 성능에 영향을 미치는 요소에 대한 민감도 분석을 하였다.

Abstract

In a hierarchical-bus multiprocessor system, cache coherence protocol has effect on system performance. Under a particular cache coherence protocol, system performance can be affected by bus bandwidth, memory size, and memory block size. Therefore sensitivity analysis is necessary for the part of multiprocessor system. In this paper, we set up cache coherence protocol for hierarchical-bus multiprocessor system, and compute probability of state of protocol, and analyze sensitivity for part of system by simulation.

참고문헌 (9)

  1. Advanced Computer Architecture:Parallelism, Scalability, Programmability , Hwang, Kai , / v.,pp., 1993
  2. Highly Pipelined Bus:HiPi-Bus , Ki, An-Do;Park, Byung-Kwan;Sim, Won-Sae;Kang, Kyeng-Yong;Yoon, Yong-Ho , The ETRI Journal 전자통신 / v.13,pp.33-50, 1991
  3. Analysis and Comparison of Cache Coherence Protocols for a Packet-Switched Multiprocessor , Yang, Qing;Bhuyan, Laxmi N.;Liu, Bao-Chyn , Trans. on computers / v.38,pp., 1989
  4. The Cache Memory Book , Handy, Jim , / v.,pp., 1993
  5. Cache Evaluation and the Impact of Workload Choice , Smith, A.J. , Proc. Annu. Int. Symp., Computer Architecture / v.,pp.64-73, 1985
  6. Performance Models of Multiprocessor Systems , Ajmone Marsan, M.;Balbo, G.;Conte, G. , / v.,pp., 1986
  7. Performance Models of Multiprocessor Systems , Ajmone Marsan, M.;Balbo, G.;Conte, G. , / v.,pp., 1986
  8. Simulation with Visual SLAM and AweSim , Pritskerr, A.A.B. , / v.,pp., 1997
  9. 단일칩 다중처리 마이크로프로세서:Raptor , 박경;한우종;윤석한 , 한국통신학회학술대회 / v.,pp., 1997

이 논문을 인용한 문헌 (0)

  1. 이 논문을 인용한 문헌 없음

원문보기

원문 PDF 다운로드

  • ScienceON :

원문 URL 링크

원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다. (원문복사서비스 안내 바로 가기)

상세조회 0건 원문조회 0건

DOI 인용 스타일