$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

로컬 클록 스큐 보상을 위한 낮은 지터 성능의 지연 고정 루프
A Low Jitter Delay-Locked Loop for Local Clock Skew Compensation 원문보기

한국전자통신학회 논문지 = The Journal of the Korea Institute of Electronic Communication Sciences, v.14 no.2, 2019년, pp.309 - 316  

정채영 (서울과학기술대학교 전자IT미디어공학과) ,  이원영 (서울과학기술대학교 전자IT미디어공학과)

초록
AI-Helper 아이콘AI-Helper

본 논문은 로컬 클록 왜곡을 보상하는 낮은 지터 성능의 지연 고정 루프를 제시한다. 제안된 DLL은 위상 스플리터, 위상 검출기(PD), 차지 펌프, 바이어스 생성기, 전압 제어 지연 라인(Voltage Controlled Delay Line) 및 레벨 변환기로 구성된다. VCDL(: Voltage Controlled Delay Line)은 CML(: Current Mode Logic)을 사용하는 자체 바이어스 지연 셀을 사용하여 온도에 민감하지 않고 잡음을 공급한다. 위상 스플리터는 VCDL의 차동 입력으로 사용되는 두 개의 기준 클록을 생성한다. 제안된 회로의 PD는 CML에 비해 적은 전력을 소비하는 CMOS 로직을 사용하기 때문에 PD는 위상 스플리터의 유일한 단일 클록을 사용한다. 따라서 VCDL의 출력은 로컬 클록 분배 회로뿐만 아니라 PD에 사용되므로 레벨 변환기에 의해 레일-투-레일 신호로 변환된다. 제안된 회로는 $0.13{\mu}m\;CMOS$ 공정으로 설계되었으며, 주파수가 1GHz인 클록이 외부에서 인가된다. 약 19 사이클 후에 제안된 DLL은 잠금이 되며, 클록의 지터는 1.05ps이다.

Abstract AI-Helper 아이콘AI-Helper

In this paper, a low-jitter delay-locked loop that compensates for local clock skew is presented. The proposed DLL consists of a phase splitter, a phase detector(PD), a charge pump, a bias generator, a voltage-controlled delay line(VCDL), and a level converter. The VCDL uses self-biased delay cells ...

주제어

표/그림 (13)

AI 본문요약
AI-Helper 아이콘 AI-Helper

* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.

문제 정의

  • 본 논문에서 낮은 지터 성능을 갖는 DLL 회로를 제안한다. 제2장에서는 전체 구조와 세부 블록들에 대한 설명을, 제3장 실험 결과에는 회로의 시뮬레이션 결과를 게재했다.
  • 본 논문에서는 지터 성능을 고려할 뿐만 아니라 저전력을 위해 각 블록의 특징에 따라 CMOS, CML 설계 회로를 적절히 선택하여 회로를 구현했다. 그에 따라 single-ended, 차동 신호를 각각 다르게 사용하는 회로를 위해 위상 스플리터(phase splitter) 블록을 추가 했고, CMOS와 CML 회로를 연결하기 위해 레벨 변환기(level converter)를 사용했다.
  • 이러한 코어시스템을 동기화하기 위해, 로컬 코어 블록에 공급되는 로컬 클록 신호의 스큐를 보상할 필요가 있다. 본 논문은 로컬 클록 왜곡을 보상하는 낮은 지터 성능을 가지는 지연 고정 루프를 제시한다. 제안된 회로에서 VCDL은 CML을 사용하는 자체 바이어스 지연 셀을 사용하여 온도에 민감하지 않고 잡음을 공급한다.
본문요약 정보가 도움이 되었나요?

질의응답

핵심어 질문 논문에서 추출한 답변
최근 디지털 프로세서와 메모리 시스템은 어떻게 발전하고 있는가? 최근 IoT 및 모바일용 기기를 위한 디지털 프로세서와 메모리 시스템은 구조적으로 코어 숫자를 증가시키고, 실리콘 수직연결체를 사용하여 메모리칩을 적층할 뿐 만 아니라, 기능적으로 오류정정회로 등과 같은 신호처리 회로, 동기화 회로 등을 사용함으로써 성능 개선을 이루고 있다[1-5]. 이 중 매니코어 시스템의 동작에 있어 기본이 되는 것은 코어마다 클록 신호를 효율적으로 전송하고 코어 간 동기화를 유지하는 것이다.
동기화에 어려움이 발생하고 있는 이유는? 이 중 매니코어 시스템의 동작에 있어 기본이 되는 것은 코어마다 클록 신호를 효율적으로 전송하고 코어 간 동기화를 유지하는 것이다. 그러나 시스템의 속도가 빨라짐에 따라 코어 간 클록의 스큐(skew)와 지터(jitter)로 인해 동기화에 어려움이 발생하고 있다[6]. 위상 고정 루프(PLL)와 지연 고정 루프(DLL)는 일반적으로 메모리 또는 고속 회로에서 입출력 신호를 동기화하기 위해 사용된다.
VCDL 구성 시 오차 발생을 보완하기 위해 사용되는 블록은 무엇인가? 인버터 1단을 사용하여 CLKB를 생성하게 될 경우 CLK과CLKB의 위상차가 180˚가 되지 못하고 오차가 발생하게 된다. 이러한 오차를 보완하기 위해 사용된 블록이 바로 위상 스플리터이다[10].
질의응답 정보가 도움이 되었나요?

저자의 다른 논문 :

LOADING...

관련 콘텐츠

오픈액세스(OA) 유형

FREE

Free Access. 출판사/학술단체 등이 허락한 무료 공개 사이트를 통해 자유로운 이용이 가능한 논문

유발과제정보 저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로