$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

CMOS synchronous binary counter 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-021/16
  • H03K-023/22
  • H03K-023/24
출원번호 US-0493575 (1974-08-01)
발명자 / 주소
  • Beutler Robert Russel (Tempe AZ)
출원인 / 주소
  • Motorola, Inc. (Chicago IL 02)
인용정보 피인용 횟수 : 18  인용 특허 : 0

초록

A multi-state CMOS synchronous binary counter is implemented utilizing a CMOS transmission gate look-ahead carry circuit requiring only a fraction of the area required for AND or NAND gate carry structures.

대표청구항

A binary counter including an input flip-flop stage having a toggle input, a clock input, and a Q output, and a plurality of other flip-flop stages, each having a toggle input, a clock input, a Q output and a Q output, each of said flip-flops having its clock input coupled to a clock conductor adapt

이 특허를 인용한 특허 (18)

  1. Shiohara Hiroshi (Yokohama JPX), Analog switch circuit with reduced switching noise.
  2. Popplewell, Peter Harris Robert; Pingot, Jakub F.; Balteanu, Florinel G.; Wilson, Martin; Tuckwell, Mark, Apparatus and methods for bypassing an inductor of a voltage converter.
  3. Popplewell, Peter Harris Robert; Pingot, Jakub F.; Balteanu, Florinel G.; Wilson, Martin; Tuckwell, Mark, Apparatus and methods for reducing inductor ringing of a voltage converter.
  4. Lewis Edward T. (Sudbury MA), CMOS binary up/down counter.
  5. Boyle David H. (Manassas VA), High speed counter.
  6. Jennings James (Irvine CA), High speed counter circuit.
  7. Chappell Barbara A. (Amawalk NY) Chappell Terry I. (Amawalk NY) Schuster Stanley E. (Granite Springs NY), High speed decoding circuit with improved AND gate.
  8. Banerjee Pradip (Sunnyvale CA) Keswick Paul D. (San Jose CA), High speed, low power, multi-bit, single edge-triggered, wraparound, binary counter.
  9. Eichrodt Dieter (Munich DEX) Elsen Friedhelm (Munich DEX), Integrated logic MOS counter circuit.
  10. Sridhar Ramalingam ; Xuguang Zhang, Method and apparatus for designing circuits for wave pipelining.
  11. Fogle, James C., Reinforced carton and methods of making carton blanks.
  12. Akram M. Faheem (Mesa AZ), Ripple counter circuit having reduced propagation delay.
  13. Ogawa Tadahiko,JPX, Sequential logic circuit with active and sleep modes.
  14. Popper Jay (New York NY), Synchronous binary counter utilizing a pipeline toggle signal propagation technique.
  15. Freyman Ronald L. (Bethlehem PA), Synchronous binary-counter and programmable rate divider circuit.
  16. Burrows James L. (Merrimack NH) Butler Stephen B. (Cumberland RI), Tally cell circuit.
  17. Lee Alfred (Torrance CA) Kain Daniel T. (Hermosa Beach CA), Universal shift register employing a matrix of transmission gates.
  18. Agrawal, Om P.; Chang, Herman M.; Sharpe-Geisler, Bradley A.; Tran, Giap H., Variable grain architecture for FPGA integrated circuits.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로