$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Virtual address translator 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-009/20
  • G06F-013/00
출원번호 US-0726371 (1976-09-24)
발명자 / 주소
  • Bennett
  • Donald Bruce
  • Slechta
  • Jr.
  • Leo John
  • Wolff
  • Thomas Ormo nd
출원인 / 주소
  • Sperry Rand Corporation
대리인 / 주소
    Griffin, Branigan and Butler
인용정보 피인용 횟수 : 27  인용 특허 : 3

초록

A virtual address translator comprises a content addressed memory and a word addressed memory. A task name and subsegment number from a virtual address supplied by a processor are employed as a key word to search a content addressed memory and read out a subsegment descriptor if the key word is matc

대표청구항

대표청구항이 없습니다.

이 특허에 인용된 특허 (3)

  1. Lange Ronald Edwin (Phoenix AZ) Dobberstein Riley H. (Scottsdale AZ) Webber Steven Hugh (Groton MA), Apparatus for selectively clearing a cache store in a processor having segmentation and paging.
  2. Porter Marion G. (Phoenix AZ) Patterson Garvin Wesley (Glendale AZ) Shelly William A. (Phoenix AZ) Lemak Nicolas S. (Phoenix AZ), Processor for input-output processing system.
  3. Steiner Louis Kent (Blaine MN), Virtual addressing apparatus for addressing the memory of a computer utilizing associative addressing techniques.

이 특허를 인용한 특허 (27)

  1. Fisk Dale E. (San Jose CA) Griffith Robert L. (San Jose CA) Homan Merle E. (Los Gatos CA) Radin George (Piermont NY) Richards Waldo J. (San Jose CA), Accelerated instruction mapping external to source and target instruction streams for near realtime injection into the l.
  2. Farber, David A.; Lachman, Ronald D., Accessing data in a data processing system.
  3. Farber, David A.; Lachman, Ronald D., Computer file system using content-dependent file identifiers.
  4. Smith James E. (Stoughton WI) Dermer Gregory E. (Cottage Grove WI) Goldsmith Michael A. (Oregon WI), Computer system employing virtual memory.
  5. Chueh Richard J. (Saratoga CA), Computer system key and lock protection mechanism.
  6. Ward Calvin B. (9580 Crow Canyon Rd. Castro Valley CA 94552), Content addressable memory.
  7. Farber, David A.; Lachman, Ronald D., Controlling access to data in a data processing system.
  8. Koshiba, Norihisa, Data exchange system and method of data exchange.
  9. Ho Gary S. (San Jose CA) Peterson Ralph W. (Naperville IL), Demand paging scheme for a multi-ATB shared memory processing system.
  10. Ryan Robert P. (Marlborough MA) Cheung Kin L. (North Andover MA), Distributed reference and change table for a virtual memory system.
  11. Rose, Anthony, Filter for a distributed network.
  12. Rose, Anthony, Filter for a distributed network.
  13. Rose, Anthony, Filter for a distributed network.
  14. Mitchell Glen R. (Pine Island MN) Houdek Merle E. (Rochester MN), Hash index table hash generator apparatus.
  15. Celio John A. (San Diego CA), High speed memory management system and method.
  16. De Sanna Frank (Tempe AZ), Memory management unit with dynamic page allocation.
  17. Baker Paul A. (Los Altos CA) Marten Gary L. (Cupertino CA), Memory management unit with overlapping control for accessing main memory of a digital computer.
  18. DeBruler, Dennis L., Method and apparatus for handling interprocessor calls in a multiprocessor system.
  19. Moritzen, Klaus, Method and apparatus for protecting against buffer overrun attacks.
  20. Okamoto Toshio,JPX ; Segawa Hideo,JPX ; Saito Mitsuo,JPX ; Wakamori Osamu,JPX, Method for managing virtual address space at improved space utilization efficiency.
  21. Johnson David C. ; Fontaine Lawrence R. ; Kuslak John S., Method of and apparatus for rapidly loading addressing registers.
  22. Johnson David C. ; Kuslak John S. ; Lucas Gary J., Method of and apparatus for saving time performing certain transfer instructions.
  23. Johnson David C. ; Lucas Gary J., Method of and apparatus for speeding up the execution of normal extended mode transfer instructions.
  24. Dunwell Llewelyn S. (Lynn MA) Brown Richard P. (Acton MA) Peters Arthur (Sudbury MA) Curley John L. (North Andover MA), Segment descriptor present bit recycle and detect logic for a memory management unit.
  25. Damron Peter C., System and process for efficiently determining absolute memory addresses for an intermediate code model.
  26. Hirosawa Toshio (Machida JPX) Ohki Masaru (Kodaira JPX), Virtual machine system and method for controlling machines of different architectures.
  27. Nakamura Tomoaki (Hitachi JPX) Nakane Keiichi (Kokubunji JPX) Nakanishi Hiroaki (Hitachi JPX) Hirai Koji (Katsuta JPX), Virtual storage management.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로