$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Parallel digital data processing system with automatic fault recognition utilizing sequential comparators having a delay 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-011/08
출원번호 US-0909003 (1978-05-24)
우선권정보 DE-2729362 (1977-06-29)
발명자 / 주소
  • Strelow Horst (Cremlingen DEX)
출원인 / 주소
  • Siemens Aktiengesellschaft (Berlin & Munich DEX 03)
인용정보 피인용 횟수 : 4  인용 특허 : 6

초록

A digital data processing arrangement for railroad installations having two similarly designed sequential circuits employing microprocessors and operating in accordance with the 2v2-principle. A joint pulse current supply produces two control signal pairs which are displaced with respect to each oth

대표청구항

A digital data processing system comprising: two processors each receiving identical input data and independently processing the data in a series of processing steps, each said processor having a plurality of sequential outputs, with corresponding outputs from each processor comprising a plurality o

이 특허에 인용된 특허 (6)

  1. Censier Lucien (Conflans FR) Recoque Alice Maria (Chatenet Malabry FR), Bi-processor data handling system including automatic control of exchanges with external equipment and automatically act.
  2. Strelow ; Horst, Digital data computer processing system.
  3. Coomer Stephen Dexter (Westerville OH), Parity generation and bus matching arrangement for synchronized duplicated data processing units.
  4. Sevcik Richard Walter (Downers Grove IL), Program controlled data processor.
  5. Huber Josef (Munich DT), Program-controlled data processor having two simultaneously operating identical system units.
  6. Giorcelli Silvano (Turin IT), System for checking two data processors operating in parallel.

이 특허를 인용한 특허 (4)

  1. Maccianti Tiziano (Pregnana Milanese ITX) Raimondi Luciano (Milan ITX), Fault tolerant computer architecture.
  2. Kanekawa, Nobuyasu; Suzuki, Shoji; Sato, Yoshimichi; Tashiro, Korefumi; Bekki, Keisuke; Sato, Hiroshi; Nohmi, Makoto; Ohtsuji, Shinya, Logic circuit having error detection function, redundant resource management method, and fault tolerant system using it.
  3. Nakatani, Hiroshi; Toko, Makoto; Fukai, Eigo, Safety output device.
  4. Nuding Alfred (Aalen DEX), Self-monitoring system for supervising congruence between control signals.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로