$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

External data store memory device 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-013/00
  • G06F-009/36
출원번호 US-0094700 (1979-11-16)
발명자 / 주소
  • Drogichen Daniel P. (West Chester PA)
출원인 / 주소
  • Burroughs Corporation (Detroit MI 02)
인용정보 피인용 횟수 : 11  인용 특허 : 8

초록

A device for use with a digital computer for storing standard software used by the computer and modifying the address portions of the standard software prior to transmission to the computer. The device includes a ROM package containing a ROM within which is stored a standard software subprogram writ

대표청구항

An external data store memory device for processing data to be transmitted to a digital data processor, said digital data processor providing an a-bit address bus for specifying an address corresponding to a location to be read from said external data store memory device, an n-bit bidirectional data

이 특허에 인용된 특허 (8)

  1. Crabb Robert P. (San Diego CA) Unger Robert A. (El Cajon CA) Gilbreath Jim A. (San Diego CA), Computer memory addressing employing base and index registers.
  2. Fressineau Jean-Louis (Les Clayes-sous-Bois FR) Hubert Maurice (Versailles FR) Hoffmann Pierre (Mere FR), Control store unit addressing device.
  3. Jackson Rory D. (Fishkill NY) Rackl Willi K. (Poughkeepsie NY), Data expansion apparatus.
  4. Drogichen Daniel P. (West Chester PA), Device for automatic modification of ROM contents by a system selected variable.
  5. Barrett ; Johnny M. ; Hamilton ; Stephen P., Electronic calculator or microprocessor with indirect addressing.
  6. Heuer ; Dale A. ; McCallister ; Charles W. ; Schloss ; Phillip C., Independently controllable multiple address registers for a data processor.
  7. Gilley George C. (21730 Redbeam Ave. Torrance CA 90503), Memory utilization system.
  8. Drogichen Daniel P. (B1 Magdalene House ; 500 W. Rosedale Ave. West Chester PA 19380), Self-contained relocatable memory subsystem.

이 특허를 인용한 특허 (11)

  1. Kimura Koichi,JPX ; Ogura Toshihiko,JPX ; Aotsu Hiroaki,JPX ; Ikegami Mitsuru,JPX ; Kuwabara Tadashi,JPX ; Enomoto Hiromichi,JPX ; Kyoda Tadashi,JPX, Graphic system including a plurality of one chip semiconductor integrated circuit devices for displaying pixel data on.
  2. Shimizu Katsuichi (Kunitachi JPX) Shibata Takehiko (Kokubunji JPX) Yokomizo Yoshikazu (Kawagoe JPX) Suzuki Akira (Kawasaki JPX) Murakami Koichi (Yokohama JPX) Yoshida Tadashi (Tokyo JPX) Tsukada Masa, Image processing system.
  3. Shimizu Katsuichi (Kunitachi JPX) Shibata Takehiko (Kokubunji JPX) Yokomizo Yoshikazu (Kawagoe JPX) Suzuki Akira (Kawasaki JPX) Murakami Koichi (Yokohama JPX) Yoshida Tadashi (Tokyo JPX) Tsukada Masa, Image processing system.
  4. Kimura Koichi,JPX ; Ogura Toshihiko,JPX ; Aotsu Hiroaki,JPX ; Ikegami Mitsuru,JPX ; Kuwabara Tadashi,JPX ; Enomoto Hiromichi,JPX ; Kyoda Tadashi,JPX, Memory circuit.
  5. Kimura Koichi,JPX ; Ogura Toshihiko,JPX ; Aotsu Hiroaki,JPX ; Ikegami Mitsuru,JPX ; Kuwabara Tadashi,JPX ; Enomoto Hiromichi,JPX ; Kyoda Tadashi,JPX, Memory device.
  6. Kimura Koichi,JPX ; Ogura Toshihiko,JPX ; Aotsu Hiroaki,JPX ; Ikegami Mitsuru,JPX ; Kuwabara Tadashi,JPX ; Enomoto Hiromichi,JPX ; Kyoda Tadashi,JPX, Memory device.
  7. Kimura, Koichi; Ogura, Toshihiko; Aotsu, Hiroaki; Ikegami, Mitsuru; Kuwabara, Tadashi; Enomoto, Hiromichi; Kyoda, Tadashi, Memory device.
  8. Koichi Kimura JP; Toshihiko Ogura JP; Hiroaki Aotsu JP; Mitsuru Ikegami JP; Tadashi Kuwabara JP; Hiromichi Enomoto JP; Tadashi Kyoda JP, Memory device.
  9. Kimura Koichi,JPX ; Ogura Toshihiko,JPX ; Aotsu Hiroaki,JPX ; Ikegami Mitsuru,JPX ; Kuwabara Tadashi,JPX ; Enomoto Hiromichi,JPX ; Kyoda Tadashi,JPX, One chip semiconductor integrated circuit device having two modes of data write operation and bits setting operation.
  10. Kimura Koichi (Yokohama JPX) Ogura Toshihiko (Ebina JPX) Aotsu Hiroaki (Yokohama JPX) Ikegami Mitsuru (Kanagawa-ken JPX) Kuwabara Tadashi (Yokohama JPX), RAM control method and apparatus for presetting RAM access modes.
  11. Foster, Sr., Jimmy Grant; Brinkman, Michael Gerard; Eckl, Matthew A.; Yu, Kwok Hon, Redistribution of memory to reduce computer system power consumption.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로