$\require{mediawiki-texvc}$
  • 검색어에 아래의 연산자를 사용하시면 더 정확한 검색결과를 얻을 수 있습니다.
  • 검색연산자
검색도움말
검색연산자 기능 검색시 예
() 우선순위가 가장 높은 연산자 예1) (나노 (기계 | machine))
공백 두 개의 검색어(식)을 모두 포함하고 있는 문서 검색 예1) (나노 기계)
예2) 나노 장영실
| 두 개의 검색어(식) 중 하나 이상 포함하고 있는 문서 검색 예1) (줄기세포 | 면역)
예2) 줄기세포 | 장영실
! NOT 이후에 있는 검색어가 포함된 문서는 제외 예1) (황금 !백금)
예2) !image
* 검색어의 *란에 0개 이상의 임의의 문자가 포함된 문서 검색 예) semi*
"" 따옴표 내의 구문과 완전히 일치하는 문서만 검색 예) "Transform and Quantization"

통합검색

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

특허 상세정보

Electronic circuit interconnection system

특허상세정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판) H05K-001/09   
미국특허분류(USC) 174/068.5; 361/386; 361/388; 361/403
출원번호 US-0191039 (1980-09-25)
발명자 / 주소
출원인 / 주소
대리인 / 주소
    McAndrews, James P.Haug, John A.Sharp, Melvin
인용정보 피인용 횟수 : 29  인용 특허 : 5
초록

An electronic circuit interconnection system permitting high density mounting of ceramic chip-carrier integrated circuit devices or other beam-lead, dual-in-line (DIP), tape-automated-bonded (TAB), flip-chip, or direct-mounted i.c. devices with wire-bonded interconnects or the like has economical, dimensionally-stable, interconnection substrate which has high heat dissipating properties. The substrate has glass components which are fused onto etched metal patterns and which are proportioned relative to the metal patterns so that the heat-expansion proper...

대표
청구항

1. A substrate for mounting electronic semiconductor means comprising composite metal laminate means extending in a plane, the metal laminate means having a plurality of portions which are spaced in electrically insulated relation to each other at selected locations in that plane and which are electrically interconnected at other locations in that plane for defining a selected pattern of circuit path means, and inorganic means embedding the metal laminate means at least partially therein securing said portions of metal laminate means in said selectively ...

이 특허를 인용한 특허 피인용횟수: 29

  1. Butt Sheldon H. (Godfrey IL). Chip carrier. USP1989084862323.
  2. Butt Sheldon H. (Godfrey IL). Chip carrier. USP1989084853491.
  3. Burgess James F. (Schenectady NY). Circuit board construction. USP1987124711804.
  4. Butt Sheldon H. (Godfrey IL). Composites of glass-ceramic to metal seals and method of making the same. USP1985014491622.
  5. Khandros Igor Y. ; Eldridge Benjamin N. ; Mathieu Gaetan L.. Fabricating interconnects and tips using sacrificial substrates. USP1999115994152.
  6. Butt Sheldon H. (Godfrey IL) Voss Scott V. (Portola Valley CA). Heat dissipating interconnect tape for use in tape automated bonding. USP1989074849857.
  7. Voss Scott V. (Portola Valley CA). Heat dissipating interconnect tape for use in tape automated bonding. USP1989054827376.
  8. Kim, Hyoung. Heat dissipating substrate. USP2017039603236.
  9. Pryor Michael J. (Woodbridge CT) Singhdeo Narendra N. (New Haven CT) Mahulikar Deepak (Meriden CT). Hermetically sealed package. USP1989044821151.
  10. Butt Sheldon H. (Godfrey IL). Hermetically sealed semiconductor casing. USP1987044656499.
  11. Pryor Michael J. (Woodbridge CT). Hybrid and multi-layer circuitry. USP1987094696851.
  12. Pryor Michael J. (Woodbridge CT) Leedecke Charles J. (Northford CT) Masse Norman G. (Wallingford CT). Hybrid and multi-layer circuitry. USP1987124712161.
  13. Khandros Igor Y. ; Mathieu Gaetan L.. Interconnection substrates with resilient contact structures on both sides. USP2001086274823.
  14. Thomas Donald A. (Titusville NJ). Interconnection technique using dielectric layers. USP1989064843191.
  15. Butt Sheldon H. (Godfrey IL). Method of assembling a chip carrier. USP1986024570337.
  16. Singhdeo Narendra N. (New Haven CT) Pryor Michael J. (Woodbridge CT) Leedecke Charles J. (Northford CT) Masse Norman G. (Wallingford CT). Method of manufacturing glass capacitors and resulting product. USP1987084687540.
  17. Eldridge, Benjamin N.; Grube, Gary W.; Khandros, Igor Y.; Mathieu, Gaetan L.. Microelectronic contact structure. USP2011108033838.
  18. Eldridge, Benjamin N.; Grube, Gary W.; Khandros, Igor Y.; Mathieu, Gaetan L.. Microelectronic contact structure and method of making same. USP2009107601039.
  19. Butt Sheldon H. (Godfrey IL). Multi-layer circuitry. USP1989054827377.
  20. Butt Sheldon H. (Godfrey IL). Multi-layer circuitry. USP1987074682414.
  21. Schmalbuch, Klaus; Reul, Bernhard; Rateiczak, Mitja; Lesmeister, Lothar. Pane with electrical connection element and connection bridge. USP2017049635758.
  22. Stopperan Jahn J.. Printed circuit assembly with fine pitch flexible printed circuit overlay mounted to printed circuit board. USP1998025719749.
  23. Butt Sheldon H. (Godfrey IL). Printed circuit board. USP1989074851615.
  24. Kawakami Shin (Saitama JPX) Haruyama Satoshi (Saitama JPX) Okonogi Hirotaka (Saitama JPX) Nikaido Katutomo (Saitama JPX) Mukai Norito (Saitama JPX). Printed wiring board. USP1989084859805.
  25. Liang Louis H.. Reinforced leadframe to substrate attachment. USP1999055905300.
  26. Konishi Akira (Kyoto JPX) Wakano Teruo (Kyoto JPX). Semiconductor device and its manufacture. USP1989044823234.
  27. Butt Sheldon H. (Godfrey IL). Semiconductor package. USP1991055014159.
  28. Butt Sheldon H. (Godfrey IL). Semiconductor package. USP1989094866571.
  29. Dozier ; II Thomas H. ; Khandros Igor Y.. Solder preforms. USP1998105820014.