$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Phase tolerant bit synchronizer for digital signals 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03B-003/04
출원번호 US-0224421 (1981-01-12)
발명자 / 주소
  • Belkin Martin (Sarasota FL)
출원인 / 주소
  • Sangamo Weston, Inc. (Norcross GA 02)
인용정보 피인용 횟수 : 22  인용 특허 : 7

초록

A bit synchronizer for digital data signals capable of tracking phase errors of up to ±180°without loss of lock. An input data signal is squared and then applied to a pair of D-type flip-flops. The flip-flops are alternately driven by a clock signal generated by a voltage controlled oscillator in a

대표청구항

Apparatus for generating a clock signal synchronous with the bit rate of a received data signal comprising: phase-looked loop means including a loop filter, a loop amplifier, and a voltage controlled oscillator, said oscillator generating a first clock signal whose frequency varies as a function of

이 특허에 인용된 특허 (7)

  1. Baker Kenneth L. (Norristown PA), Data recovery system resistant to frequency deviations.
  2. Gillings Barrie R. D. (Sydney AUX), Denture retention.
  3. Davis William W. (Minneapolis MN), Phase locked loop NRZ data repeater.
  4. Viswanathan ; Lakshminarasimhan, Phase locked loop decoder.
  5. Saylor ; Richard, Phase locked loop for providing continuous clock phase correction.
  6. Abraham Robert C. (Thousand Oaks CA) Cline James E. D. (Northridge CA), Phase locked loop for synchronizing VCO with digital data pulses.
  7. Desai Ashok K. (Chatsworth CA), Versatile phase-locked loop for read data recovery.

이 특허를 인용한 특허 (22)

  1. Mroch Alan B. (Marion IA) Westergren Larry L. (Marion IA), AC loop gain and DC prepositioning adjustment for phase locked loop.
  2. Joo Bheom S. (Daejeon KRX) Lee Bhum C. (Daejeon KRX) Kim Jung S. (Daejeon KRX) Kang Seok Y. (Daejeon KRX), Apparatus for retiming digital data transmitted at a high speed.
  3. Smith Donald E. (Palm Bay FL) Roberts Richard D. (Palm Bay FL), Bit synchronizer for decoding data.
  4. Krinock Jerome V. (Owensobor KY), Clock acquisition indicator circuit for NRZ data.
  5. Apple William R. (San Jose CA) Freeman William R. (Richmond CA) Soderberg Paulmer M. (Menlo Park CA), Clock recovery apparatus.
  6. Apple William R. (San Jose CA) Freeman William R. (Richmond CA) Soderberg Paulmer M. (Menlo Park CA) Thompson Lyle (Hayward CA) Thomas Mark S. (Sunnyvale CA), Clock recovery apparatus including a clock frequency adjuster.
  7. Yamazaki Shohei (Hamamatsu JPX), Clock signal reproducing circuit for a player reproducing information of a disc.
  8. Wechsler Robert E. (Great Neck NY) Horch Joseph A. (Melville NY), Digital phase-locked loop.
  9. Hull Richard W. (Laguna Hills CA) Tolsch Donald E. (Albuquerque NM) Wang James H. P. (Anaheim CA), High order digital phase-locked loop system.
  10. Whiteside Frank A., Jitter attenuator.
  11. Sarkoezi Imre (Munich DEX), Method and apparatus for generating a correction signal in a digital clock recovery device.
  12. Shimizu Kazuyoshi,JPX, Output pulse width control system.
  13. Blakeslee Thomas R. (Woodside CA), Phase detection system.
  14. Bladh Mats,SEX, Phase detector arrangement.
  15. Aizawa Iwao (Yokohama JPX), Phase locked loop.
  16. Corsetto Craig (Ijamsville MD) Hornak Tom (Portola Valley CA) Nordby Rasmus (Horsholm CA DEX) Walker Rick C. (Palo Alto CA) Yen Chu (Palo Alto CA), Phase locked loop for clock extraction in gigabit rate data communication links.
  17. Okada, Toshiro, Phase-locked loop circuit.
  18. Donohue John E., Phase-locked loop having filter with wide and narrow bandwidth modes.
  19. Arnoux,Daniel; Arnoux,Axel; Kressic,Jean, Process for identification of the direction of rotation of two periodic electrical signals at the same frequency.
  20. Pfiffner Harold J. (Los Angeles CA), Processing circuit with asymmetry corrector and convolutional encoder for digital data.
  21. Hogge ; Jr. Charles R. (Richardson TX), Signal detection apparatus.
  22. Kosaka Takashi (Tokyo JPX) Koga Takamasa (Tokyo JPX) Konishi Kuniyoshi (Tokyo JPX), Timing extraction circuit.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로