$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Noise elimination circuit for eliminating noise signals from binary data 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-023/00
출원번호 US-0739781 (1985-05-31)
우선권정보 JP-0082253 (1984-06-01); JP-0083325 (1984-06-04)
발명자 / 주소
  • Toyonaga Kenji (Gifu JPX) Higashitsutsumi Yoshihito (Anpachi JPX) Yanai Akihiro (Anpachi JPX) Akiyama Toru (Gifu JPX)
출원인 / 주소
  • Sanyo Electric Co., Ltd. (Osaka JPX 03)
인용정보 피인용 횟수 : 5  인용 특허 : 2

초록

A noise elimination circuit for eliminating noise signals from data given by a binary form includes a modulo in up/down counter having a first input for receiving binary data, a second input for receiving clock pulses and output for producing a counted signal. The counter is effected to count up in

대표청구항

A noise elimination circuit for eliminating noise signals from data given by a binary form comprising: a modulo n up/down counter having a first input for receiving binary data, a second input for receiving clock pulses and output for producing a counted signal, said counter being effected to count

이 특허에 인용된 특허 (2)

  1. Simmons George H. (East Lansing MI), Circuit for eliminating spurious pulses in a dial pulse stream.
  2. Huang Thomas L. (5565-02 Walnut Blossom Drive San Jose CA 95123) Huang Ling Ling (5565-02 Walnut Blossom Drive San Jose CA 95123), Electronic game apparatus.

이 특허를 인용한 특허 (5)

  1. Liu Yen-Yi,TWX ; Ku Chiung-Ching,TWX ; Hwang Jyn-Guo,TWX ; Tarng Strung-An,TWX, Apparatus and method for cumulatively eliminating noise.
  2. Kasahara Toshiro (2-4-15 Koushi Niigatashi Niigata JPX), Filter circuit utilizing reversible counter for generating a satisfactory hysteresis.
  3. Suto Shinichi,JPX, Input signal reading circuit having a small delay and a high fidelity.
  4. Fey, Wolfgang; Engelmann, Mario; Link, Leonhard, Method and circuit for processing signals for a motion sensor.
  5. Juhn, Richard; Pastorello, Douglas F., Tri-level test mode terminal in limited terminal environment.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로