$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Ripple counter with reverse-propagated zero detection 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-021/40
  • H03K-021/10
출원번호 US-0530703 (1990-05-29)
발명자 / 주소
  • Eckert Kim H. (Austin TX)
출원인 / 주소
  • Motorola, Inc. (Schaumburg IL 02)
인용정보 피인용 횟수 : 16  인용 특허 : 0

초록

An asynchronous ripple counter counts from a predetermined binary value to zero in response to an input clock signal. Zero detection logic is coupled to the ripple counter for detecting, from a most significant bit to a least significant bit of the ripple counter, when the counter has counted to zer

대표청구항

A circuit for counting from a first predetermined binary number to a second predetermined binary number, comprising: counter means of predetermined bit length for receiving the first predetermined binary number, storing the first binary number and serially counting to the second binary number by tra

이 특허를 인용한 특허 (16)

  1. Mo, Yaowu; Xu, Chen; Qu, Min; Dai, Tiejun; Wang, Rui; Luo, Xiaodong, Arithmetic counter circuit, configuration and application for high performance CMOS image sensors.
  2. Muramatsu,Yoshinori; Fukushima,Noriyuki; Nitta,Yoshikazu; Yasui,Yukihiro, Counter circuit, AD conversion method, AD converter, semiconductor device for detecting distribution of physical quantities, and electronic apparatus.
  3. Krymski, Alexander I., Fast and accurate adjustment of gain and exposure time for image sensors.
  4. Lewis,James M., High speed binary counter.
  5. Chinn Gregson D. ; Oda Dwight N., High-speed synchronous counter circuitry.
  6. Goyal, Rohit; Behera, Deepak Kumar; Gupta, Naman, Hybrid synchronous/asynchronous counter.
  7. Zhang, Gang, Low-power asynchronous counter and method.
  8. Rosen, Eitan, Method and apparatus for activating sleep mode.
  9. Rosen, Eitan, Method and apparatus for activating sleep mode.
  10. Horstmann Jens ; Kim Yoon, Method of accomplishing a least-recently-used replacement scheme using ripple counters.
  11. Cali, Joseph D.; Grens, Curtis M.; Kushner, Lawrence J.; Turner, Steven E., Multi-modulus divider with power-of-2 boundary condition support.
  12. Sierra, Rafael Armando; Mirkov, Mirko Georgiev, Picosecond optical radiation systems and methods of use.
  13. Pyeon, Hong Beom, Pulse counter with clock edge recovery.
  14. O'Dwyer, John G., Ripple counter based programmable delay line.
  15. Reid,David; Gillespie,Timothy, Ripple counter circuits in integrated circuit devices having fast terminal count capability and methods of operating the same.
  16. Wong Roney S., Zero detect for binary difference.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로