최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0543273 (1990-06-25) |
우선권정보 | JP-0163536 (1989-06-26) |
발명자 / 주소 |
|
출원인 / 주소 |
|
인용정보 | 피인용 횟수 : 22 인용 특허 : 0 |
A microprocessor, including a synchronous type memory having several parts, includes a power saving feature that places at least some parts of the memory in a non-operating state when instructions not requiring access to the memory are executed. An enable signal is generated when access is not requi
A microprocessor comprising: a synchronous type memory which has a memory cell array storing data at a storage location having an address specified by a word line and a bit line, an address decoder having a decoding part for decoding a received address and generating a decoded result and a word line
※ AI-Helper는 부적절한 답변을 할 수 있습니다.