최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0546347 (1990-06-29) |
발명자 / 주소 |
|
출원인 / 주소 |
|
인용정보 | 피인용 횟수 : 8 인용 특허 : 0 |
A system includes first and second processing units which are interconnected by a bidirectional bus. The first processing unit is a microprocessor chip programmed for executing procedures stored in an on-chip instruction cache unit. The second processing unit receives requests from an external sourc
A system for processing requests received from a system bus, said system comprising: an interface chip including vector address generation means coupled to said system bus for receiving requests, said vector address generation means in response to a predetermined type of request generating a branch
※ AI-Helper는 부적절한 답변을 할 수 있습니다.