$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Configurable spare memory chips 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-011/20
출원번호 US-0149967 (1993-11-10)
발명자 / 주소
  • Davis Thomas J. (Chippewa Falls WI) Bye Michael T. (Chippewa Falls WI) Pribnow Richard D. (Chippewa Falls WI) Stephenson Bricky A. (Chippewa Falls WI)
출원인 / 주소
  • Cray Research, Inc. (Eagan MN 02)
인용정보 피인용 횟수 : 16  인용 특허 : 0

초록

A memory reconfiguration system dynamically configures spare chips into memory during system operation by shifting data around defective chips. The shifting of data around an entire memory chip allows the system to correct bit, addressing, and control errors or faults within the chip. When the syste

대표청구항

A system for reconfiguring a computer memory which includes a memory array comprising a plurality of memory storage elements which include at least one spare memory storage element, the system comprising: receive means for receiving a configuration code and a data word; input shift means, coupled to

이 특허를 인용한 특허 (16)

  1. Glancy, Stephen P.; LaPietra, Frank; Mcilvain, Kevin M.; Neaton, Jeremy R; Wheeler, Richard D., Bitwise sparing in a memory system.
  2. Barth, Jr., John E.; Sliva, Stephen F., Design structure including failing address register and compare logic for multi-pass repair of memory arrays.
  3. Lai, Chih-Chang, Flat display capable of enhanced resolution and display panel thereof.
  4. Bradley L. Taylor, Local memory unit system with global access for use on reconfigurable chips.
  5. Roohparvar, Frankie F., Memory with element redundancy.
  6. Roohparvar,Frankie F., Memory with element redundancy.
  7. Roohparvar,Frankie F., Memory with element redundancy.
  8. Roohparvar,Frankie F., Memory with element redundancy.
  9. Roohparvar,Frankie F., Memory with element redundancy.
  10. Roohparvar,Frankie F., Memory with element redundancy.
  11. Zundel, Robert E.; Mullin, Doug; Synge, James; Borduin, Scott, Method and apparatus for state-reversion.
  12. Moore, Charles Roberts, Method and apparatus for utilizing renamed registers based upon a functional or defective operational status of the register.
  13. Hsieh,Chen Hui; Chen,Kun Lung; Chung,Shine Chien; Grigoriev,Grigori, Method and system for improving reliability of memory device.
  14. Kowalski Stephen V., Parallel computer for real time map synthesis.
  15. Fukumoto Katsumi,JPX, Semiconductor memory device that allows for reconfiguration around defective zones in a memory array.
  16. Ware, Frederick A.; Perego, Richard E.; Hampel, Craig E.; Tsern, Ely K., Techniques for increasing bandwidth in port-per-module memory systems having mismatched memory modules.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로