최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0332831 (1994-10-31) |
우선권정보 | EP-0830438 (1993-10-29) |
발명자 / 주소 |
|
출원인 / 주소 |
|
인용정보 | 피인용 횟수 : 6 인용 특허 : 0 |
A stage of both input and output configurable for operation with low and high voltages, comprises: first (M1), second (M2) and third (M3) transistors, each having first and second terminals and a control terminal, the first and second terminals and control terminal of the first transistor (M1) being
An integrated circuit, comprising: a first transistor, having current-carrying terminals operatively connected in series between an output terminal and a first power supply connection; a second transistor, having current-carrying terminals operatively connected to be interposed between said output t
※ AI-Helper는 부적절한 답변을 할 수 있습니다.