$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Scalable N-port memory structures 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G11C-007/00
출원번호 US-0962593 (1997-10-31)
발명자 / 주소
  • Payne Robert L.
출원인 / 주소
  • VLSI Technology, Inc.
대리인 / 주소
    Burns, Doane, Swecker & Mathis LLP
인용정보 피인용 횟수 : 12  인용 특허 : 8

초록

A scalable N-port memory device using as a building block a dual-port memory device core. The dual-port memory has two ports each of which can either serve as a read or a write port. The resulting N-port memory device, besides allowing for design reuse, offers speed, density and cost advantages over

대표청구항

[ What is claimed is:] [1.] A memory having N read ports, comprising:M multi-port memories where M=.left brkt-top.N/2.right brkt-top.>2;control circuitry for, during one cycle, controlling the M multi-port memories to simultaneously read identical read information from each of the multi-port memorie

이 특허에 인용된 특허 (8)

  1. Cushing David E. (Chelmsford MA) Kharileh Romeo (Nashua NH) Shen Jian-Kuo (Belmont MA) Miu Ming-Tzer (Chelmsford MA), Dual read/write register file memory.
  2. Byers Larry L. (Apple Valley MN) Kurth Duane (Wyoming MN) Malik Ashgar K. (Escondido CA), Four port RAM cell.
  3. Akiyoshi Koji,JPX ; Imaeda Noriaki,JPX ; Arima Tetsuya,JPX, High pressure hose for refrigerant.
  4. Wiedmann Siegfried (Santa Clara CA), High-stability CMOS multi-port register file memory cell with column isolation and current-mirror row line driver.
  5. Elrod Steven E. (Kent WA) Jensen John S. (Tacoma WA), N-dimensional multi-port memory.
  6. Shinohara Hirofumi (Hyogo JPX) Matsumoto Noriaki (Hyogo JPX) Fujimori Kumiko (Hyogo JPX), Semiconductor memory device having a plurality of ports.
  7. Chappell Barbara A. (Amawalk) Chappell Terry I. (Amawalk) Ebcioglu Mahmut K. (Somers) Schuster Stanley E. (Granite Springs NY), Virtual multi-port RAM.
  8. Chappell Barbara A. (Amawalk NY) Chappell Terry I. (Amawalk NY) Ebcioglu Mahmut K. (Somers NY) Schuster Stanley E. (Granite Springs NY), Virtual multi-port RAM employing multiple accesses during single machine cycle.

이 특허를 인용한 특허 (12)

  1. Choi,Joo S., Dual port memory with asymmetric inputs and outputs, device, system and method.
  2. Carter, Richard J., Memory having multiple write ports and method of operation.
  3. Carter, Richard J., Memory having multiple write ports and multiple control memory units, and method of operation.
  4. Carter, Richard J., Memory having multiple write ports and write insert unit, and method of operation.
  5. Tam, Kit Sang, Multi-bank multi-port architecture.
  6. Walker, William W., Multi-port memory cell.
  7. Takayanagi,Toshinari, Multi-ported memory cell.
  8. Huber,Jan Michael; Ciraula,Michael; Moench,Jerry D., Multi-ported register cell with randomly accessible history.
  9. Tam, Honkai; Santhanam, Sribalan; Yeh, Jung-Cheng; Zambare, Sanjay P., Multiple threshold voltage register file cell.
  10. Goel,Rajat, Read port circuit for register file.
  11. Goel,Rajat, Register file.
  12. Drasny, Gabor; El-Zein, Ali S.; Roesner, Wolfgang; Zaraket, Fadi A., Techniques for modeling variables in subprograms of hardware description language programs.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로