$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Gate circuit 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03K-017/04
출원번호 US-0368162 (1999-08-05)
우선권정보 JP0220954 (1998-08-05)
발명자 / 주소
  • Hoshi Kimihiro,JPX
  • Kanai Takeo,JPX
출원인 / 주소
  • Kabushiki Kaisha Toshiba, JPX
대리인 / 주소
    Foley & Lardner
인용정보 피인용 횟수 : 8  인용 특허 : 9

초록

In a gate circuit having a turn-off gate circuit composed of: OFF gate power source E.sub.off of which one terminal is connected to the emitter of semiconductor switching element 81, and switch SW.sub.off that connects the other terminal of OFF gate power source E.sub.off and the gate of semiconduct

대표청구항

[ What is claimed is:] [1.]1. A gate circuit having a turn-off gate circuit which comprising:a first OFF gate power source of which one terminal that becomes the power source when a semiconductor switching element turns off is connected to an emitter of the semiconductor switching element;a first sw

이 특허에 인용된 특허 (9)

  1. Perry Colin L.,GBX, Circuits for generating a current which is proportional to absolute temperature.
  2. Kawakami Hiroyuki (Kawasaki JPX) Terasawa Noriho (Kawasaki JPX), Control circuit for semiconductor device.
  3. Majumdar Gourab (Itami JPX) Yoshida Shigekazu (Itami JPX), Drive circuit for IGBT device.
  4. Kamei Yoshio (Saitama JPX) Takeuchi Minami (Tokyo JPX), Drive circuit for a semiconductor device with high voltage for turn-on and low voltage for normal operation.
  5. Ishii Shinichi,JPX, Driving circuit for IGBT.
  6. Ward Michael G. (Saco ME) Yarbrough Roy L. (Hiram ME) Chapin Jay R. (South Portland ME), Hysteretic power-up circuit.
  7. Majumdar Gourab (Fukuoka JPX) Hatae Shinji (Fukuoka JPX) Tabata Mitsuharu (Tokyo JPX) Marumo Takashi (Fukuoka JPX), Insulated gate semiconductor device.
  8. Kimata Masahiro,JPX, Semiconductor device drive circuit with voltage surge suppression.
  9. Mourick Paul,DEX ; Schreiber Dejan,DEX ; Anderlohr Erik,DEX, Short circuit protection for parallel connected devices.

이 특허를 인용한 특허 (8)

  1. do Nascimento,Jair, Circuit arrangement for controlling power semiconductor transistors.
  2. Dommaschk, Mike; Dorn, Jörg; Euler, Ingo; Lang, Jörg; Tu, Quoc-Buu; Würflinger, Klaus, Converter with short-circuit current limiting.
  3. Osanai, Yosuke, Electric circuit.
  4. Timothy Charles Daun-Lindberg ; Michael Lee Miller, Full-bridge DC-to-DC converter having an unipolar gate drive.
  5. Takano, Yoh, Gate driver and power module equipped with same.
  6. Yamashiro, Keisuke; Takubo, Hiromu, Gate driving circuit and method for driving semiconductor device.
  7. Williams, Richard K., MOSFET gate drive with reduced power loss.
  8. Gibson, Richard Samuel; Wain, Richard Mark; Cottell, Robert Anthony; Williams, Robert Gwyn, Semiconductor device driving unit.

관련 콘텐츠

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로