최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0728303 (2000-12-01) |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
인용정보 | 피인용 횟수 : 1 인용 특허 : 3 |
A phase detector which detects the phase difference between the input clock and an output clock. That phase difference is used to gate a high frequency clock, which is provided to an integration circuit. The phase detector also indicates whether the phase difference is positive or negative. The outp
[ What is claimed is:] [1.]1. A digital jitter attenuator circuit comprising:a phase detector having a first input coupled to an input line, and a second input coupled to an output line;a first integrator coupled to an output of said phase detector;a comparator coupled to an output of said first int
※ AI-Helper는 부적절한 답변을 할 수 있습니다.