$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Read data valid loop-back for high speed synchronized DRAM controller 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-012/00
출원번호 US-0676460 (2000-09-29)
발명자 / 주소
  • Lu, Wei G.
  • Nayak, Biranchi N.
출원인 / 주소
  • S3 Incorporated
대리인 / 주소
    Fenwick & West LLP
인용정보 피인용 횟수 : 19  인용 특허 : 3

초록

In a synchronized memory system comprising a memory controller externally coupled to a synchronous memory, a read valid loop back signal is introduced for the memory controller to track the delays of signals exchanged between the memory controller and the synchronous memory, so that the uncertainty

대표청구항

In a synchronized memory system comprising a memory controller externally coupled to a synchronous memory, a read valid loop back signal is introduced for the memory controller to track the delays of signals exchanged between the memory controller and the synchronous memory, so that the uncertainty

이 특허에 인용된 특허 (3)

  1. Lee Terry R., Adjustable driver pre-equalization for memory subsystems.
  2. Haruki Toda JP, High-speed data transfer synchronizing system and method.
  3. Takemae Yoshihiro,JPX ; Taguchi Masao,JPX ; Nakano Masao,JPX ; Suzuki Takaaki,JPX ; Tomita Hiroyoshi,JPX ; Uchida Toshiya,JPX ; Sato Yasuharu,JPX ; Hatakeyama Atsushi,JPX ; Matsumiya Masato,JPX ; Mat, Semiconductor device and semiconductor system for high-speed data transfer.

이 특허를 인용한 특허 (19)

  1. Retter, Eric E.; Meaney, Patrick J.; Papazova, Vesselina K.; Gilda, Glenn D.; Hodges, Mark R., Address mapping including generic bits for universal addressing independent of memory type.
  2. Gillingham, Peter; Millar, Bruce, Apparatuses for synchronous transfer of information.
  3. German, Robert; Hartman, David; Brady, Michael, Disc drive circuitry swap.
  4. Van Huben, Gary A.; Meaney, Patrick J.; Dodson, John S.; Rider, Scot H.; Gregerson, James C.; Retter, Eric E.; Baysah, Irving G.; Gilda, Glenn D.; Curley, Lawrence D.; Papazova, Vesselina K., Dual asynchronous and synchronous memory system.
  5. Van Huben, Gary A.; Meaney, Patrick J.; Dodson, John S.; Rider, Scot H.; Gregerson, James C.; Retter, Eric E.; Baysah, Irving G.; Gilda, Glenn D.; Curley, Lawrence D.; Papazova, Vesselina K., Dual asynchronous and synchronous memory system.
  6. Gilda, Glenn D.; Hodges, Mark R.; Papazova, Vesselina K.; Meaney, Patrick J., Early data delivery prior to error detection completion.
  7. Gilda, Glenn D.; Hodges, Mark R.; Papazova, Vesselina K.; Meaney, Patrick J., Early data delivery prior to error detection completion.
  8. Gillingham, Peter B.; Millar, Bruce, High bandwidth memory interface.
  9. Gillingham, Peter; Millar, Bruce, High bandwidth memory interface.
  10. Gillingham, Peter; Millar, Bruce, High bandwidth memory interface.
  11. Gillingham,Peter; Millar,Bruce, High bandwidth memory interface.
  12. Mazumder, Kallol, Invalid signal filtering method and shifter utilizing the method.
  13. Seki,Fusao; Otsuka,Tatsushi; Kurita,Masanori; Kamata,Shinnosuke; Uchida,Toshiya; Tomita,Hiroyoshi; Kobayashi,Hiroyuki, Multiple chip package and IC chips.
  14. Miller, Michael H., Prevent data storage device circuitry swap.
  15. Gilda, Glenn D.; Meaney, Patrick J.; Papazova, Vesselina K.; Dodson, John S., Reestablishing synchronization in a memory system.
  16. Hodges, Mark R.; Baysah, Irving G.; Dodson, John S.; Meaney, Patrick J.; Gilda, Glenn D., Replay suspension in a memory system.
  17. Helton, Sanford L., Scalable memory interface system.
  18. Meaney, Patrick J.; Gilda, Glenn D.; Retter, Eric E.; Dodson, John S.; Van Huben, Gary A.; Michael, Brad W.; Powell, Stephen J., Synchronization and order detection in a memory system.
  19. Barrenscheen, Jens; Siebert, Harry, System for testing connections between chips.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로