$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Flat panel display having scanning lines driver circuits and its driving method 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G09G-003/36
출원번호 US-0753562 (2001-01-04)
우선권정보 JP-0002796 (2000-01-11)
발명자 / 주소
  • Kogure, Hideyuki
  • Nakamura, Kazuo
출원인 / 주소
  • Kabushiki Kaisha Toshiba
대리인 / 주소
    Oblon, Spivak, McClelland, Maier & Neustadt, P.C.
인용정보 피인용 횟수 : 11  인용 특허 : 5

초록

The scanning lines driver circuit according to this invention comprises a timing circuit unit to which voltage is supplied from a power source, a level shifter circuit unit that generates voltage for driving pixel switching devices, a plurality of gate voltage sources that connect power sources to t

대표청구항

1. A flat display driving method for a flat panel display having a plurality of signaling and scanning lines, pixel electrodes electrically connected to the signaling lines via switching devices connected to the scanning lines, and a first scanning lines driver circuit and a second scanning lines dr

이 특허에 인용된 특허 (5)

  1. Yahata Yukio (Tokyo JPX), Drive circuit including two level-shift circuits.
  2. Nakashiro Takeshi,JPX ; Abe Isao,JPX ; Suyama Takeshi,JPX ; Machida Junichi,JPX, Level shifting circuit.
  3. Matsumoto Toshio (Tenri JPX) Tanaka Kyoushi (Tenri JPX) Kato Kenichi (Tenri JPX), Liquid crystal display apparatus.
  4. Kazutaka Taniguchi JP, Output circuit converting an internal power supply potential into an external supply potential in a semiconductor apparatus.
  5. Yasuaki Hirano JP, Voltage level shifter circuit.

이 특허를 인용한 특허 (11)

  1. Hsu, Chih Hsin; Tseng, Ching Wu, Gate switch apparatus for amorphous silicon LCD.
  2. Hsu, Chih-Hsin; Tseng, Ching-Wu, Gate switch apparatus for amorphous silicon LCD.
  3. Kouzuma,Shinichi, Level shift circuit.
  4. Kida,Yoshitoshi; Nakajima,Yoshiharu; Ichikawa,Hiroaki, Level shift circuit, display apparatus, and portable terminal.
  5. Matsumoto, Shoichiro; Komiya, Naoaki; Okuyama, Masahiro; Hirosawa, Koji, Level shifter for use in active matrix display apparatus.
  6. Boerstler,David W.; Hailu,Eskinder; Miki,Kazuhiko; Qi,Jieming, Level shifter system and method to minimize duty cycle error due to voltage differences across power domains.
  7. Park, Mingyu, Liquid crystal display having level shifter.
  8. De Laurentiis, Pierpaolo; Tomasini, Luciano; Cattaneo, Claudio, Method and amplification circuit with pre-emphasis.
  9. Chang, Chih-Yuan, Power sequence control circuit, and gate driver and LCD panel having the same.
  10. Yamashita, Hidehiko; Washio, Hajime; Kubota, Yasushi; Cairns, Graham Andrew; Brownlow, Michael James, Signal processing circuit, low-voltage signal generator and image display incorporating the same.
  11. Yamashita,Hidehiko; Washio,Hajime; Kubota,Yasushi; Cairns,Graham Andrew; Brownlow,Michael James, Signal processing circuit, low-voltage signal generator, and image display incorporating the same.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로