$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Data processor 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-009/22
출원번호 US-0281148 (2002-10-28)
우선권정보 JP-0015016 (1996-01-31)
발명자 / 주소
  • Nishimoto, Junichi
  • Maejima, Hideo
출원인 / 주소
  • Renesas Technology Corp.
대리인 / 주소
    Antonelli, Terry, Stout & Kraus, LLP
인용정보 피인용 횟수 : 5  인용 특허 : 17

초록

A data processor which includes a first processor for executing a first instruction set and a second processor for executing a second instruction set different from the first instruction set. When the first processor executes a predetermined instruction of the first instruction set the second proces

대표청구항

1. A microprocessor capable of performing an operation based on an instruction of one of a first instruction set and a second instruction set which is different from the first instruction set, said microprocessor comprising:an instruction cache;a table; andan execution portion,wherein when said micr

이 특허에 인용된 특허 (17)

  1. Hammond Gary ; Alpert Donald ; Kahn Kevin ; Sharangpani Harsh, Address translation with/bypassing intermediate segmentation translation to accommodate two different instruction set architecture.
  2. Bradley Graham C. (3200 College Avenue Regina ; Saskatchewan CAX S4T 1V9) Florence Everett L. (207 Lincoln Drive Regina ; Saskatchewan CAX S4S 6P5) Stretton Alton O. (3615 McCallum Avenue Regina ; Sa, Apparatus for networking computers for multimedia applications.
  3. Hopkins Martin Edward (Chappaqua NY) Nair Ravindra K. (Briarcliff Manor NY), Computer processing system employing dynamic instruction formatting.
  4. Nishimoto Junichi,JPX ; Maejima Hideo,JPX, Data processor.
  5. Blomgren James S. (San Jose CA), Dual instruction set processor having a pipeline with a pipestage functional unit that is relocatable in time and sequen.
  6. Kirsch Steven A. ; Mellema Dwight J., Hybrid processor and method for executing incrementally upgraded software.
  7. Ireton Mark A., Instruction translation unit configured to translate from a first instruction set to a second instruction set.
  8. Paul Borrill, Method and apparatus for multiplatform stateless instruction set architecture (ISA) using ISA tags on-the-fly instruction translation.
  9. Hammond Gary ; Alpert Donald ; Kahn Kevin ; Sharangpani Harsh, Method and apparatus for providing two system architectures in a processor.
  10. Trimberger Stephen M., Method for compiling and executing programs for reprogrammable instruction set accelerator.
  11. Goetz John W. ; Mahin Stephen W. ; Bergkvist John J., Microprocessor with an architecture mode control capable of supporting extensions of two distinct instruction-set archi.
  12. Sites Richard Lee ; Witek Richard T., Prefetch instruction for improving performance in reduced instruction set processor.
  13. Hammond Gary N. (Campbell CA) Kahn Kevin C. (Portland OR) Alpert Donald B. (Santa Clara CA), Processor capable of executing programs that contain RISC and CISC instructions.
  14. Scantlin Henry L. (Hermosa Beach CA), RISC architecture computer configured for emulation of the instruction set of a target computer.
  15. Rupp Charle R., Reconfigurable computer architecture for use in signal processing applications.
  16. Baxter Michael A., System and method for dynamically reconfigurable computing using a processing unit having changeable internal hardware.
  17. Rim Min-Joong,KRX, System for fetching unit instructions and multi instructions from memories of different bit widths and converting unit instructions to multi instructions by adding NOP instructions.

이 특허를 인용한 특허 (5)

  1. Safford,Kevin David; Soltis, Jr.,Donald Charles, Architectural support for selective use of high-reliability mode in a computer system.
  2. Ota,Ken; Kochi,Toshiyuki, Data processor with changeable architecture.
  3. Burke, Kevin Charles; Stempel, Brian Michael; Streett, Daren; Sapp, Kevin Allen; DeBruyne, Leslie Mark; Rizk, Nabil Amir; Sartorius, Thomas Andrew; Smith, Rodney Wayne, Debug circuit comparing processor instruction set operating mode.
  4. Yang,Yil Suk; Roh,Tae Moon; Lee,Dae Woo; Lee,Sang Heung; Kim,Jong Dae, Energy-efficient parallel data path architecture for selectively powering processing units and register files based on instruction type.
  5. Yang, Yil Suk; Suk, Jung Hee; Lyuh, Chun Gi; Roh, Tae Moon; Kim, Jong Dae, Reconfigurable arithmetic unit and high-efficiency processor having the same.

관련 콘텐츠

섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로