검색연산자 | 기능 | 검색시 예 |
---|---|---|
() | 우선순위가 가장 높은 연산자 | 예1) (나노 (기계 | machine)) |
공백 | 두 개의 검색어(식)을 모두 포함하고 있는 문서 검색 | 예1) (나노 기계) 예2) 나노 장영실 |
| | 두 개의 검색어(식) 중 하나 이상 포함하고 있는 문서 검색 | 예1) (줄기세포 | 면역) 예2) 줄기세포 | 장영실 |
! | NOT 이후에 있는 검색어가 포함된 문서는 제외 | 예1) (황금 !백금) 예2) !image |
* | 검색어의 *란에 0개 이상의 임의의 문자가 포함된 문서 검색 | 예) semi* |
"" | 따옴표 내의 구문과 완전히 일치하는 문서만 검색 | 예) "Transform and Quantization" |
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) | G01S-013/52 G01S-013/00 |
미국특허분류(USC) | 342/160; 342/159; 342/175; 342/194; 342/195 |
출원번호 | US-0916004 (2004-08-10) |
발명자 / 주소 | |
출원인 / 주소 | |
대리인 / 주소 |
|
인용정보 | 피인용 횟수 : 1 인용 특허 : 19 |
An embedded multi-functional preprocessing input data buffer comprises a clutter lock loop circuit, a multiplier, a mode selective multiplexer, a dual-port memory, an input multiplexer, self-testing circuit, decode circuit and an output multiplexer. The clutter lock loop and multiplication circuit selectively executes a coefficient multiplication or a clutter lock loop operation for the received data according to a working mode of the radar system. After receiving the data, the mode selective multiplexer may selectively output data processed by the clutt...
1. An embedded multi-functional preprocessing input data buffer in radar system for receiving data and outputting the data to a module output data bus, the embedded multi-functional preprocessing input data buffer in radar system comprising:a clutter lock loop and multiplication circuit, selectively executing an coefficient multiplication or a clutter lock loop operation for the received data according to a working mode of a radar system; a mode selective multiplexer coupled to the clutter lock loop and multiplication circuit for receiving the data and s...