$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Optimization methods for on-chip interconnect geometries suitable for ultra deep sub-micron processes 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-021/302
  • H01L-021/461
출원번호 US-0327308 (2002-12-19)
발명자 / 주소
  • Jung, Won-Young
출원인 / 주소
  • Cadence Design Systems, Inc.
대리인 / 주소
    Parsons Hsue &
인용정보 피인용 횟수 : 3  인용 특허 : 13

초록

The present invention presents optimization methods for interconnect geometries that readily extend to the UDSM region for determining on-chip interconnect process parameters more realistically and accurately than in the prior art. A method for reconstruction flow that re-assembles each of a number

대표청구항

1. A method of establishing a set of parameter values for use in simulating the operation of an integrated circuit, the integrated circuit being formed of a structure comprising a conductive layer formed upon a substrate and a plurality of interconnect layers formed over the conductive layer, and in

이 특허에 인용된 특허 (13)

  1. Miller, Charles A.; Long, John Matthew, Closed-grid bus architecture for wafer interconnect structure.
  2. Koh Han Young ; Tuan Jeh-Fu ; Young Tak K. ; Ju Chiping ; Song Hurley H., Hierarchial power network simulation and analysis tool for reliability testing of deep submicron IC designs.
  3. Heimlich Michael C. ; St. Hilaire Kenneth R., Hierarchical adaptive state machine for emulating and augmenting software.
  4. Sandhu Gurtej Singh (Boise ID), Method and apparatus for detecting the endpoint in chemical-mechanical polishing of semiconductor wafers.
  5. Chang Norman H. ; Kanevsky Valery ; Nakagawa O. Sam ; Oh Soo-Young, Method and system for determining statistically based worst-case on-chip interconnect delay and crosstalk.
  6. Birang Manoocher ; Gleason Allan ; Guthrie William L., Method of forming a transparent window in a polishing pad.
  7. Oh Soo-Young ; Jung Won-Young, Method of generating R,C parameters corresponding to statistically worst case interconnect delays for computer simulation of integrated circuit designs.
  8. Graef Stefan ; Sugasawara Emery O., Method of selecting and synthesizing metal interconnect wires in integrated circuits.
  9. Raghavan Vivek ; Zimmerman Brian Allan, Methods, apparatus and computer program products for performing post-layout verification of microelectronic circuits by.
  10. Raghavan Vivek ; Zimmerman Brian A., Methods, apparatus and computer program products for performing post-layout verification of microelectronic circuits using best and worst case delay models for nets therein.
  11. Randolph E. Treur ; John M. Boyd ; Stephan H. Wolf, Optical view port for chemical mechanical planarization endpoint detection.
  12. Sugasawara Emery O., Performance monitoring circuitry for integrated circuits.
  13. Sugasawara Emery O., Process monitor circuitry for integrated circuits.

이 특허를 인용한 특허 (3)

  1. Mina,Essam; Piper,William; Woods, Jr.,Wayne H., Determining geometrical configuration of interconnect structure.
  2. Katta, Nitesh; Kao, Jerry Chang-Jui; Lin, Chin-Shen; Tsai, Yi-Chuin; Chao, Chien-Ju; Yang, Kuo-Nan; Wang, Chung-Hsing, Electromigration-aware layout generation.
  3. Wang,Yong V.; McHardy,Alex, Method and device for analyzing circuits.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로