$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method and system for generating a bit order data structure of configuration bits from a schematic hierarchy 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-007/08
출원번호 US-0684160 (2000-10-04)
발명자 / 주소
  • Merchant, James Daniel
  • Carskadon, Gordon
  • Evans, Brian P.
  • Hunt, Jeffery Scott
  • Nayak, Anup
  • Wright, Andrew
출원인 / 주소
  • Cypress Semiconductor Corporation
대리인 / 주소
    Wagner, Murabito &
인용정보 피인용 횟수 : 1  인용 특허 : 28

초록

A method and system for automatically building a bit order data structure of configuration bits for a programmable logic device. One embodiment of the present invention first identifies a plurality of memory cells in a hierarchical schematic representation of the programmable device. Next, this embo

대표청구항

1. A computer implemented method of generating an order of loading data into a programmable device comprising the steps of:a) automatically identifying a plurality of configuration bits for programming a programmable device by traversing a hierarchical schematic representation of the programmable de

이 특허에 인용된 특허 (28)

  1. Karl Eisenhofer ; Kevin Nazareth ; Peter Odryna, Automated design partitioning.
  2. Bair Owen S. (San Jose CA) Yin Patrick (San Jose CA) Chen Chih-Chung (San Jose CA), Automatic logic model generation from schematic data base.
  3. Saucier Gabriele (Bresson FRX) Poirot Franck J. (Valbonne FRX), Automatic synthesis of integrated circuits employing controlled input dependency during a decomposition process.
  4. Kean Thomas A.,GBX, Configurable cellular array.
  5. Trimberger Stephen M., Data processing system using configuration select logic, an instruction store, and sequencing logic during instruction execution.
  6. Huggins Alan H. ; Schmulian David E. ; MacPherson John ; Devanney William L., Designing integrated circuit gate arrays using programmable logic device bitstreams.
  7. Loos Joann (Palo Alto CA) Wang Chao-Yuan (Newark CA) Mahmood Mossaddeg (San Jose CA), Electronic design automation apparatus and method utilizing a physical information database.
  8. Trimberger Stephen M. (San Jose CA), Field programmable gate array with built-in bitstream data expansion.
  9. Tokunoh Seiji,JPX ; Nishiyama Tamotsu,JPX ; Tsubata Shintaro,JPX, LSI Automated design system.
  10. Heile Francis B. ; Rawls Tamlyn V. ; Herrmann Alan L. ; Fairbanks Brent A. ; Karchmer David, Local compilation in context within a design hierarchy.
  11. Lawman Gary R. ; Linoff Joseph D. ; Wasson Stephen L., Memory map computer control system for programmable ICS.
  12. Baxter Glenn A., Method and apparatus for converting a programmable logic device representation of a circuit into a second representation.
  13. Schultz David P. ; Hung Lawrence C. ; Goetting F. Erich, Method and structure for configuring FPGAS.
  14. Mason Martin T. ; Evans Scott C. ; Aranake Sandeep S., Method and system for configuring an array of logic devices.
  15. Fura David A., Method and system for generating electronic hardware simulation models.
  16. James Daniel Merchant ; Gordon Carskadon ; Brian P. Evans ; Jeffery Scott Hunt ; Anup Nayak ; Andrew Wright, Method and system for identifying configuration circuit addresses in a schematic hierarchy.
  17. Carruthers Colin,GBX ; Buchanan Irene,GBX, Method and system for maintaining hierarchy throughout the integrated circuit design process.
  18. Patterson Cameron D. ; Dellinger Eric F. ; Hwang L. James ; Mitra Sujoy ; Mohan Sundararajarao ; Wittig Ralph D., Method for constraining circuit element positions in structured layouts.
  19. Aubel Mark D. (Woodbury MN) Boehm Arthur F. (New Brighton MN) Kerzman Joseph P. (New Brighton MN) Rezek James E. (Mounds View MN) Rusterholz John T. (Roseville MN) Paul Richard F. (South Burlington V, Method for placing logic functions and cells in a logic design using floor planning by analogy.
  20. Sakashita Kazuhiro (Itami JPX), Method of manufacturing a semiconductor integrated circuit device, and an electronic circuit device.
  21. Abbott Curtis, Multilevel logic field programmable device.
  22. Varadarajan Ravi ; Thompson Robert, Optimized placement and routing of datapaths.
  23. Ong Randy T. ; Young Edel M., Programmable address decoder for programmable logic device.
  24. Trimberger Stephen M. ; Carberry Richard A. ; Johnson Robert Anders ; Wong Jennifer, Programmable logic device including configuration data or user data memory slices.
  25. Trimberger Stephen M. ; Carberry Richard A. ; Johnson Robert Anders ; Wong Jennifer, Programmable logic device with hierarchical confiquration and state storage.
  26. Eto Satoshi,JPX ; Matsuyima Masato,JPX ; Kawabata Kuninori,JPX ; Kikutake Akira,JPX, Semiconductor memory device and its refresh address signal generating method adapted to reduce power consumption during refresh operation.
  27. Bernardo Elayda, System and method for configuring a programmable logic device.
  28. Kean Thomas A. (Edinburgh GB6), Wildcard addressing structure for configurable cellular array.

이 특허를 인용한 특허 (1)

  1. LeVan, Ralph Reese, Name finding system and method.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로