$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Reconfigurable processor with alternately interconnected arithmetic and memory nodes of crossbar switched cluster 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-015/173
출원번호 US-0052082 (2002-01-17)
발명자 / 주소
  • Farwell, William D.
  • Prager, Kenneth E.
출원인 / 주소
  • Raytheon Company
인용정보 피인용 횟수 : 8  인용 특허 : 10

초록

A reconfigurable processor architecture. A reconfigurable processor is an array of a multiplicity of various functional elements, between which the interconnections may be programmably configured. The inventive processor is implemented on a single substrate as a network of clusters of elements. Each

대표청구항

1. A reconfigurable processor comprising:a substrate; a plurality of arithmetic clusters disposed on said substrate, each of said arithmetic clusters including an arithmetic crossbar switch and a plurality of processing elements connected thereto; a plurality of memory clusters disposed on said subs

이 특허에 인용된 특허 (10)

  1. Casselman Steven M., Computer network of distributed virtual computers which are EAC reconfigurable in response to instruction to be executed.
  2. Casselman Steven M., Computer with programmable arrays which are reconfigurable in response to instructions to be executed.
  3. Priest Edward C. (Eau Claire WI) Wastlick John M. (Eau Claire WI), Extendible clock mechanism.
  4. Bernard J. New ; Steven P. Young, Method and apparatus for incorporating a multiplier into an FPGA.
  5. Pincus Philip A. ; Charlesworth Alan E. ; Carlile Bradley R., Method and apparatus for memory access in a matrix processor computer.
  6. Duxbury Colin M. (Stockport GB3) Yates Raymond (Manchester GB3), Multi-node data processing system.
  7. Rupp Charle R., Reconfigurable computer architecture for use in signal processing applications.
  8. Smith Stephen J., Reconfigurable computer architecture using programmable logic devices.
  9. Smith Stephen J., Reconfigurable computer architecture using programmable logic devices.
  10. Rabins Leonard ; Bowman David A. ; Selway David W. ; McCaslin Clark D. ; Kesner Donald R., Reconfigurable computer system.

이 특허를 인용한 특허 (8)

  1. Mouttet, Blaise Laurent, Crossbar arithmetic and summation processor.
  2. Martin, Ross D.; Hinton, Clark T.; Pitel, Timothy M.; Smith, John E.; Haselfeld, Glenn G., Device and method for enabling efficient and flexible reconfigurable computing.
  3. Shimon, Philip T.; Prager, Kenneth E.; Lewins, Lloyd J., Doppler tracking in presence of vehicle velocity uncertainty.
  4. Master, Paul L.; Scheuermann, W. James, Method and system for reducing the time-to-market concerns for embedded system design.
  5. Ochiai, Masato, Processing apparatus, data processing method, program for implementing the method, and storage medium.
  6. Pechanek, Gerald George, Processor composed of memory nodes that execute memory access instructions and cooperate with execution nodes to execute function instructions.
  7. Sharma, Sridhar G.; Ravindran, Binuraj; Hill, Jeffrey V., Processor extensions for accelerating spectral band replication.
  8. Martinez, Jose F.; Ipek, Engin; Kirman, Meyrem; Kirman, Nevin, Systems and methods for reconfiguring on-chip multiprocessors.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로