최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0418074 (2003-04-18) |
우선권정보 | JP-0310126 (2001-10-05) |
§371/§102 date | 20020521 (20020521) |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
인용정보 | 피인용 횟수 : 0 인용 특허 : 12 |
In a level shift circuit for converting a level signal of several volts into a signal of a high level and transmitting the high-level signal, as a voltage reduction unit for reducing an overvoltage applied across the gate and the source of a high-withstand-voltage element used in a signal level conv
1. A circuit comprising:a high-withstand-voltage element configured to convert an input signal at a first voltage into a second higher level signal, the high-withstand-voltage element including a source, a gate, and a drain; a first power supply; a second power supply; a first resistor configured to
※ AI-Helper는 부적절한 답변을 할 수 있습니다.