$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Conformal barrier liner in an integrated circuit interconnect 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-023/52
출원번호 US-0672103 (2003-09-26)
발명자 / 주소
  • Woo,Christy Mei Chu
  • Ngo,Minh Van
  • Sanchez, Jr.,John E.
  • Avanzino,Steven C.
출원인 / 주소
  • Advanced Micro Devices, Inc.
인용정보 피인용 횟수 : 15  인용 특허 : 6

초록

An integrated circuit having a substrate and a semiconductor device thereon. A stop layer over the substrate has a first dielectric layer formed thereon having an opening into which a first conformal barrier is formed. A first conformal barrier liner is formed in the opening, processed, and treated

대표청구항

The invention claimed is: 1. An integrated circuit comprising; a substrate having a semiconductor device thereon; a first stop layer over the substrate having a portion open to the semiconductor device; a first dielectric layer over the first stop layer having an opening provided therein having sid

이 특허에 인용된 특허 (6)

  1. Harper James M. E. ; Geffken Robert M., Copper stud structure with refractory metal liner.
  2. Pramanick Shekhar ; Brown Dirk ; Iacoponi John A., Dual barrier and conductor deposition in a dual damascene process for semiconductors.
  3. Shyh-Dar Lee TW; Chen-Chiu Hsue TW, Dual damascene process using an oxide liner for a dielectric barrier layer.
  4. Nguyen Tue ; Hsu Sheng Teng, Low resistance contact between integrated circuit metal levels and method for same.
  5. Tien-I Bao TW; Syun-Ming Jang TW, Method for forming damascene structure employing bi-layer carbon doped silicon nitride/carbon doped silicon oxide etch stop layer.
  6. Li Jianxun,SGX ; Chooi Simon,SGX ; Zhou Mei-Sheng,SGX, Method to form copper damascene interconnects using a reverse barrier metal scheme to eliminate copper diffusion.

이 특허를 인용한 특허 (15)

  1. Ma, Qing; Swan, Johanna M, Glass clad microelectronic substrate.
  2. Ma, Qing; Swan, Johanna M., Glass clad microelectronic substrate.
  3. Ma, Qing; Tran, Quan A.; Sankman, Robert L.; Swan, Johanna M.; Rao, Valluri R., Glass core substrate for integrated circuit devices and methods of making the same.
  4. Ma, Qing; Tran, Quan A.; Sankman, Robert L.; Swan, Johanna M.; Rao, Valluri R., Glass core substrate for integrated circuit devices and methods of making the same.
  5. Lu-Chen Hsu, Louis; Mandelman, Jack Allan; Tonti, William Robert; Yang, Chih-Chao, Layered structure with fuse.
  6. Yang, Ping-Jung, Method for fabricating glass substrate package.
  7. Yang, Ping-Jung, Method for fabricating glass substrate package.
  8. Ma, Qing; Tran, Quan A.; Sankman, Robert L.; Swan, Johanna M.; Rao, Valluri R., Method of making glass core substrate for integrated circuit devices.
  9. Ma, Qing; Swan, Johanna M.; Starkston, Robert; Guzek, John S.; Sankman, Robert L.; Aleksov, Aleksandar, Microelectronic structures having laminated or embedded glass routing structures for high density packaging.
  10. Ma, Qing; Swan, Johanna M.; Starkston, Robert; Guzek, John S.; Sankman, Robert L.; Aleksov, Aleksandar, Microelectronic structures having laminated or embedded glass routing structures for high density packaging.
  11. Ma, Qing; Swan, Johanna M.; Starkston, Robert; Guzek, John S.; Sankman, Robert L.; Aleksov, Aleksandar, Microelectronic structures having laminated or embedded glass routing structures for high density packaging.
  12. Ma, Qing; Hu, Chuan; Morrow, Patrick, Substrate for integrated circuit devices including multi-layer glass core and methods of making the same.
  13. Ma, Qing; Hu, Chuan; Morrow, Patrick, Substrate for integrated circuit devices including multi-layer glass core and methods of making the same.
  14. Chang, Shih-Chieh; Wang, Ying-Lang; Chen, Kei-Wei; Tsao, Jung-Chih; Wang, Yu-Sheng, Via/contact and damascene structures.
  15. Chang, Shih-Chieh; Wang, Ying-Lang; Chen, Kei-Wei; Tsao, Jung-Chih; Wang, Yu-Sheng, Via/contact and damascene structures and manufacturing methods thereof.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로