$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method for forming a dielectric layer and related devices 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-021/31
  • H01L-021/02
출원번호 US-0435239 (2003-05-08)
발명자 / 주소
  • Kuse,Ronald John
  • Yasuda,Tetsuji
출원인 / 주소
  • Intel Corporation
대리인 / 주소
    Blakely, Sokoloff, Taylor &
인용정보 피인용 횟수 : 2  인용 특허 : 11

초록

A dielectric layer may be formed by depositing the dielectric layer to an intermediate thickness and applying a nitridation process to the dielectric layer of intermediate thickness. The dielectric layer may then be deposited to the final, desired thickness.

대표청구항

What is claimed is: 1. A method of forming a dielectric layer on a semiconductor substrate comprising: depositing an initial dielectric layer to an intermediate thickness, wherein the intermediate thickness is less than a final thickness of the dielectric layer; incorporating nitrogen into the init

이 특허에 인용된 특허 (11)

  1. Reder, Steven E.; Bhatt, Hemanshu D., Intermittent pulsed oxidation process.
  2. Aklufi Monti E. (San Diego CA), Ion Implantation buried gate insulator field effect transistor.
  3. Herbots, Nicole; Atluri, Vasudeva P.; Bradley, James D.; Swati, Banerjee; Hurst, Quinton B.; Xiang, Jiong, Long range ordered semiconductor interface phase and oxides.
  4. Khare, Mukesh V.; D'Emic, Christopher P.; Hwang, Thomas T.; Jamison, Paul C.; Quinlivan, James J.; Ward, Beth A., Method for improved plasma nitridation of ultra thin gate dielectrics.
  5. Parker, Christopher G.; Kuhn, Markus; Zhou, Ying, Method for making a semiconductor device having a high-k gate dielectric.
  6. Liu Yi-Chih,TWX, Method for manufacturing gate oxide layers.
  7. Shih, Wong-Cheng; Chao, Lan-Lin, Method of producing low thermal budget high dielectric constant structures.
  8. Niimi, Hiroaki; Grider, Douglas T.; Khamankar, Rajesh, Method of two-step annealing of ultra-thin silicon dioxide layers for uniform nitrogen profile.
  9. Park Stephen Keetai ; Thurgate Tim ; Rangarajan Bharath, Process for fabricating an MNOS flash memory device.
  10. Schaeffer, III, James K.; Raymond, Mark V.; Nguyen, Bich-Yen, Semiconductor structure and process for forming a metal oxy-nitride dielectric layer.
  11. Halliyal, Arvind; Ramsbey, Mark T.; Zhang, Wei; Randolph, Mark W.; Cheung, Fred T. K., Use of high-K dielectric material in modified ONO structure for semiconductor devices.

이 특허를 인용한 특허 (2)

  1. Kim, Weon-Hong; Song, Min-Woo; Park, Jung-Min, Method of fabricating a semiconductor device.
  2. Kim, Weon-Hong; Song, Min-Woo; Park, Jung-Min, Semiconductor device and method of fabricating the same.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로