$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Programmable pipeline fabric utilizing partially global configuration buses 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-015/80
  • G06F-015/76
  • G06F-015/177
  • G06F-015/16
출원번호 US-0222645 (2002-08-16)
등록번호 US-7263602 (2007-08-28)
발명자 / 주소
  • Schmit,Herman
출원인 / 주소
  • Carnegie Mellon University
대리인 / 주소
    Jones Day
인용정보 피인용 횟수 : 3  인용 특허 : 10

초록

A method of associating virtual stripes to physical stripes in a pipelined or ring structure comprises associating a first set of virtual stripes with at least two physical stripes and associating a second set of virtual stripes, disjoint from the first set, with at least two additional physical str

대표청구항

What is claimed is: 1. A method of configuring a plurality of processing elements arranged in stripes, comprising: configuring either of at least two physical stripes with a virtual stripe from a first set of virtual stripes using a first partially global bus; configuring either of at least two add

이 특허에 인용된 특허 (10)

  1. Baxter Michael A., Dynamically reconfigurable computing using a processing unit having changeable internal hardware organization.
  2. Casselman Steven Mark (Reseda CA), FPGA virtual computer for executing a sequence of program instructions by successively reconfiguring a group of FPGA in.
  3. Oshima Takeharu,JPX ; Tamura Toshiyuki,JPX ; Kotoh Satoru,JPX ; Tsubota Hirono,JPX ; Komori Shinji,JPX ; Nakashima Shinji,JPX ; Terada Hiroaki,JPX ; Iwata Makoto,JPX ; Yamaguchi Katsuhito,JPX ; Onish, Information processing system and method of computation performed with an information processing system.
  4. Schiefele, Walter P.; Krueger, Robert O., Method for creating circuit redundancy in programmable logic devices.
  5. Barry, Edwin F.; Drabenstott, Thomas L.; Pechanek, Gerald G.; Pitsianis, Nikos P., Methods and apparatus for manifold array processing.
  6. Gerald G. Pechanek ; Nikos P. Pitsianis ; Edwin F. Barry ; Thomas L. Drabenstott, Methods and apparatus for manifold array processing.
  7. Nickolls, John R.; Johnson, Scott D.; Williams, Mark; Mirsky, Ethan; Kirthiranjan, Kambdur; Pant, Amrit Raj; Madar, III, Lawrence J., Reconfigurable processing system and method.
  8. Iwase Seiichiro,JPX ; Kurokawa Masuyoshi,JPX ; Yamazaki Takao,JPX ; Ohki Mitsuharu,JPX, Signal processing apparatus.
  9. Key Kenneth Michael ; Wright Michael L. ; Kerr Darren ; Jennings William E., Synchronization and control system for an arrayed processing engine.
  10. Miron Abramovici ; Jose T. De Sousa, Virtual logic system for solving satisfiability problems using reconfigurable hardware.

이 특허를 인용한 특허 (3)

  1. Saito, Miyoshi; Fujisawa, Hisanori; Kasama, Ichiro; Kawano, Tetsuo; Imafuku, Kazuaki; Furukawa, Hiroshi; Uriu, Shiro; Wakayoshi, Mitsuharu, Data buffer control which controls selection of path and operation of data buffer, based on stored configuration information.
  2. Ryu, Soo jung; Kim, Jeong wook; Kim, Suk jin; Kim, Hong Seok; Kong, Jun jin, Loop accelerator and data processing system having the same.
  3. Fujisawa, Hisanori; Yosizawa, Hideki; Ishihara, Teruo, Reconfigurable circuit having a pipeline structure for carrying out time division multiple processing.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로