$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method and apparatus for allocating bus access rights in multimaster bus systems 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-013/00
출원번호 US-0087062 (2005-03-21)
등록번호 US-7373445 (2008-05-13)
우선권정보 DE-10 2004 013 635(2004-03-19)
발명자 / 주소
  • Hellwig,Frank
  • K��nig,Dietmar
출원인 / 주소
  • Infineon Technologies AG
대리인 / 주소
    Maginot, Moore & Beck
인용정보 피인용 횟수 : 4  인용 특허 : 26

초록

A method for allocating bus access rights is used in a multimaster bus system wherein addresses are explicitly allocated to master devices and each master device is assigned a priority value from an organized priority list of priority values. Requests from at least one master device to use the bus s

대표청구항

The invention claimed is: 1. A method for allocating bus access rights in a multimaster bus system comprising: allocating addresses explicitly to master devices; assigning a priority value from an organized priority list of priority values to each master device; receiving requests from at least one

이 특허에 인용된 특허 (26)

  1. Takata,Yukari, Arbitration circuit and data processing system.
  2. Nguyen, Hien H.; Morrier, Don M., Arbitration method and apparatus.
  3. Scandurra, Alberto; Pisasale, Salvatore, Arbitration method and circuit architecture therefore.
  4. Azevedo, Michael Joseph; Spanel, Carol; Walls, Andrew Dale, Arbitration scheme for optimal performance.
  5. Olarig, Sompong P., Bus access arbitration based on workload.
  6. LaBerge, Paul A., Bus arbitration using monitored windows of time.
  7. Kang Ki B. ; Kang Dae S., Bus recovery apparatus and method of recovery in a multi-master bus system.
  8. Grimes Gary J. (Thornton CO), Circuitry for allocating access to a demand-shared bus.
  9. Chin Kenneth T. ; Johnson Jerome J. ; Jones Phillip M. ; Lester Robert A. ; Piccirillo Gary J. ; Stevens Jeffrey C. ; Collins Michael J. ; Coffee C. Kevin, Computer system with adaptive memory arbitration scheme.
  10. Abhay,Gupta; Hellwig,Frank; K철nig,Dietmar; Tuck,Richard, Configuration and method having a first device and a second device connected to the first device through a cross bar.
  11. Thacker Charles P. (Palo Alto CA) Hartwell David (Boxboro MA), Dynamic arbitration for system bus control in multiprocessor data processing system.
  12. Donovan, Brian; McKaig, Ray S.; Dress, William B., Dynamic multilevel task management method and apparatus.
  13. Dotson, Gary Dan, Group shifting and level shifting rotational arbiter system.
  14. Van Loo William C., Method and apparatus for fast-forwarding slave request in a packet-switched computer system.
  15. Logsdon Brian D., Method and apparatus for overriding bus prioritization scheme.
  16. Brown,Jeffrey Douglas; Clark,Scott Douglas; Johns,Charles Ray; Yamazaki,Takeshi, Method of resource arbitration.
  17. Gilbertson Roger L. ; DePenning James L., Multi-level priority control system and method for managing concurrently pending data transfer requests.
  18. Fukuda Munehiro (Sagamihara JPX) Ooba Nobuyuki (Kawasaki JPX) Nakada Takeo (Kawaguchi JPX), Multiprocessor system and interrupt arbiter thereof.
  19. Sheafor Stephen James ; Wei James Yuan ; Lincoln Bradford Clark, Priority allocation in a bus interconnected discrete and/or integrated digital multi-module system.
  20. Gehman Judy M., Priority arbiter with shifting sequential priority scheme.
  21. Narayanan C. Murali (Wheaton IL) Zee Benjamin (Oak Park IL), Programmable memory-based arbitration system for implementing fixed and flexible priority arrangements.
  22. Fiebrich Greg R. (Austin TX) Leal Oscar (Austin TX), System and method for dynamic bus access prioritization and arbitration based on changing bus master request frequency.
  23. Huppenthal Jon M., System and method for dynamic priority conflict resolution in a multi-processor computer system having shared memory resources.
  24. Melo Maria L. (Houston TX) Wolford Jeff W. (Spring TX) Moriarty Michael (Spring TX) Culley Paul R. (Cypress TX) Schnell Arnold T. (Pflugerville TX), System for awarding the highest priority to a microprocessor releasing a system bus after aborting a locked cycle upon d.
  25. Kie Y. Ahn ; Leonard Forbes, System-on-a-chip with multi-layered metallized through-hole interconnection.
  26. Kobayakawa Kazushige (Kawasaki JPX) Nagasawa Shigeru (Kawasaki JPX) Ikeda Masayuki (Kawasaki JPX) Ueno Haruhiko (Kawasaki JPX) Shinjo Naoki (Kawasaki JPX) Utsumi Teruo (Kawasaki JPX) Dewa Masami (Kaw, Transfer request queue control system using flags to indicate transfer request queue validity and whether to use round-r.

이 특허를 인용한 특허 (4)

  1. Ohmacht, Martin; Sugavanam, Krishnan, Arbitration in crossbar interconnect for low latency.
  2. Seki, Hirotaka, Bus arbitration apparatus provided to a bus connected to a plurality of bus masters, bus arbitration method, and computer-readable storage medium.
  3. Tseng, Yi-Hsien, Information processing system and related method thereof.
  4. Sanghai, Kaushal; Peloquin, Robert E.; Ajamian, Thomas C., Quality of service ordinal modification.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로