$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Architecture of an encryption circuit implementing various types of encryption algorithms simultaneously without a loss of performance 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H04L-009/00
출원번호 US-0706728 (2000-11-07)
등록번호 US-7418598 (2008-08-26)
우선권정보 FR-99 14067(1999-11-09)
발명자 / 주소
  • Le Quere,Patrick
출원인 / 주소
  • BUH HN Information Systems Inc.
대리인 / 주소
    Guenthner,Russell W.
인용정보 피인용 횟수 : 4  인용 특허 : 19

초록

An encryption circuit for simultaneously processing various encryption algorithms, the circuit being capable of being coupled with a host system hosted by a computing machine. The circuit comprises an input/output module responsible for the data exchanges between the host system and the circuit via

대표청구항

The invention claimed is: 1. An encryption circuit for simultaneously processing various encryption algorithms, the encryption circuit adapted to be coupled to a host computer system, the encryption circuit comprising: an input/output module coupled to the host computer system through a dedicated b

이 특허에 인용된 특허 (19)

  1. Davis Derek L., Apparatus and method for providing secured communications.
  2. Davis ; John Stephen ; Larson ; Kenneth Norman ; Phalen ; Frank Willia m, Communication control unit.
  3. Russ Roger R. (Santa Barbara CA) Berggreen Arthur C. (Goleta CA), Communication controller using multiported random access memory.
  4. Yu Kin C. (Burlington MA) Goss Gary J. (Acton MA), Communication multiplexer having dual microprocessors.
  5. Patel Chandravadan N. (Los Altos CA) Blasco Richard W. (Auburn CA) Chan Kenneth M. (Saratoga CA) Chen Shieh C. (Palo Alto CA), Device for simultaneous data input/output and execution support in digital processors.
  6. Houlberg Christian L. (9524 Oneida St. Ventura CA 93004) Pacl Jeffrey J. (1024 E. Stroube St. Oxnard CA 93030), Digital interface circuit.
  7. Dyke John (West Valley UT), Encryption printed circuit board.
  8. David E. Jones CA; Cormac M. O'Connell CA, Encryption processor with shared memory interconnect.
  9. Katsumata Eiichi (Tokyo JPX) Tanaka Koichi (Kawasaki JPX) Yaguchi Toshiyuki (Mountain View CA) Kanuma Akira (Yokohama JPX) Nishikawa Akihito (Yokohama JPX), High speed data communication control device having an uncompetitive bus construction.
  10. Weng Chia-Shiann (Austin TX) Kuenast Walter U. (Austin TX) Astrachan Paul M. (Austin TX) Anderson Donald C. (Austin TX) Curtis Peter C. (Austin TX) Corleto Jose G. (Austin TX), Integrated circuit that performs multiple communication tasks.
  11. Bakhle Ashutosh ; Davis Derek L., Method and apparatus for integrated ciphering and hashing.
  12. Jose Alberto Tello CA, Modified computer motherboard security and identification system.
  13. Clery ; III William B., Multiple thread multiple data predictive coded parallel processing system and method.
  14. Estrada Suzanne L. (Gaithersburg MD) Ploger ; III Robert R. (Potomac MD), Multiprotocol I/O communications controller unit including emulated I/O controllers and tables translation of common com.
  15. Wadsworth Robert D. ; Russell William C. ; Talbott Jefferson F., Remote diagnosis of network device over a local area network.
  16. Klingman Edwin E., Single chip microcontroller having down-loadable memory organization supporting "shadow" personality, optimized for bi-d.
  17. Derek L. Davis, System and method for ensuring integrity throughout post-processing.
  18. Bertina Johannes Marinus George (Canning Vale AUX) Oliver Quentin Rees (South Perth AUX), System and method for performing transactions and a portable intelligent device therefore.
  19. Luo Wenzhe, Wait state generator circuit and method to allow asynchronous, simultaneous access by two processors.

이 특허를 인용한 특허 (4)

  1. Miyazaki, Shingo; Nakamizo, Takanori; Niwa, Akito; Okada, Koji; Tochikubo, Kouya; Fukushima, Shigeyuki; Ishikawa, Chiaki; Koshizuka, Noboru; Sakamura, Ken, Cryptographic module distribution system, apparatus, and program.
  2. Sarangdhar, Nitin; Smith, Ned; Von Bokern, Vincent, Data encryption and/or decryption by integrated circuit.
  3. Sarangdhar, Nitin; Smith, Ned; Von Bokern, Vincent, Data encryption and/or decryption by integrated circuit.
  4. Hepler, Edward L.; Gazda, Robert G., Data-mover controller with plural registers for supporting ciphering operations.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로