$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Techniques for transmitting and receiving SPI4.2 status signals using a hard intellectual property block 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-003/00
  • G06F-005/00
출원번호 US-0001745 (2004-12-01)
등록번호 US-7421522 (2008-09-02)
발명자 / 주소
  • van Wageningen,Darren
출원인 / 주소
  • Altera Corporation
대리인 / 주소
    Townsend and Townsend and Crew LLP
인용정보 피인용 횟수 : 3  인용 특허 : 14

초록

Techniques for transmitting and receiving FIFO status signals on a hard intellectual property (HIP) block of a programmable logic integrated circuit are provided. The FIFO status signals are demultiplexed after being received in the HIP block and then stored in a per port context. The FIFO status si

대표청구항

What is claimed is: 1. An integrated circuit that receives data in SPI4.2 format, the integrated circuit comprising: a programmable logic portion; and a hard intellectual property (HIP) block, coupled to the programmable logic portion, comprising, a demultiplexer having data inputs coupled to recei

이 특허에 인용된 특허 (14)

  1. Kim Keun-Hwan (Seoul KRX), Adaptive bit stream demultiplexing apparatus in a decoding system.
  2. Wilson ; Jr. James A. (Sunnyvale CA) Bernstein David H. (Los Altos CA), Computer bus apparatus with distributed arbitration.
  3. Keiji Kanota JP; Shunji Okada JP; Nobuko Fujii JP, Data recording apparatus and method, data reproducing apparatus and method, data recording/reproducing apparatus and method, and transmission medium.
  4. Lieberman Donald A. ; Nemec John J., Dynamically configurable memory system having a programmable controller including a frequency multiplier to maintain mem.
  5. New Bernard J., Field programmable gate array with distributed gate-array functionality.
  6. New Bernard J., Field programmable gate array with mask programmable I/O drivers.
  7. New Bernard J., Field programmable gate array with mask programmable I/O drivers.
  8. Tavana Danesh ; Yee Wilson K. ; Trimberger Stephen M., Integrated circuit with field programmable and application specific logic areas.
  9. Tavana Danesh ; Yee Wilson K. ; Trimberger Stephen M., Integrated circuit with field programmable and application specific logic areas.
  10. Glenn A. Baxter, Method for converting programmable logic devices into standard cell devices.
  11. Baxter, Glenn A., Method for improving area in reduced programmable logic devices.
  12. Baxter, Glenn A., Programmable logic device structures in standard cell devices.
  13. Houg Todd C., Providing device status during bus retry operations.
  14. Park,Jae; McNeil,Roy; Delgadillo,David, Transmission of data frames using low-overhead encapsulation and multiple virtual tributaries in a synchronous optical network.

이 특허를 인용한 특허 (3)

  1. Lo, William; Fang, Calvin, 100BASE-FX serializer/deserializer using 1000BASE-X serializer/deserializer.
  2. Lo, William; Fang, Calvin, 100Base-FX serializer/deserializer using 1000Base-X serializer/deserializer.
  3. Iima, Tomofumi, Communication system, communication device and flow control based on status information of data buffer usage.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로