최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | UP-0471061 (2002-03-05) |
등록번호 | US-7581076 (2009-09-08) |
우선권정보 | DE-101 10 530(2001-03-05); DE-101 11 014(2001-03-07); WO-01/06703(2001-06-13); DE-101 29 237(2001-06-20); EP-01115021(2001-06-20); DE-101 35 210(2001-07-24); DE-101 35 211(2001-07-24); WO-01/08534(2001-07-24); DE-101 39 170(2001-08-16); DE-101 42 231(2001-08-29); DE-101 42 894(2001-09-03); DE-101 42 903(2001-09-03); DE-101 42 904(2001-09-03); DE-101 44 732(2001-09-11); DE-101 44 733(2001-09-11); DE-101 45 792(2001-09-17); DE-101 45 795(2001-09-17); DE-101 46 132(2001-09-19); WO-01/11299(2001-09-30); WO-01/11593(2001-10-08); DE-101 54 260(2001-11-05); EP-01129923(2001-12-14); EP-02001331(2002-01-18); DE-102 02 044(2002-01-19); DE-102 02 175(2002-01-20); DE-102 02 653(2002-02-15); DE-102 06 856(2002-02-18); DE-102 06 857(2002-02-18); DE-102 07 224(2002-02-21); DE-102 07 225(2002-02-21); DE-102 07 226(2002-02-21); DE-102 08 435(2002-02-27); DE-102 28 434(2002-02-27); DE-101 54 259(2002-11-05) |
국제출원번호 | PCT/EP02/002398 (2002-03-05) |
§371/§102 date | 20041029 (20041029) |
국제공개번호 | WO02/071248 (2002-09-12) |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
인용정보 | 피인용 횟수 : 23 인용 특허 : 325 |
At the inputs and/or outputs, memories are assigned to a reconfigurable module to achieve decoupling of internal data processing and in particular decoupling of the reconfiguration cycles from the external data streams (to/from peripherals, memories, etc.).
What is claimed is: 1. A method of transmitting data streams between (a) a reconfigurable processor device including an at least two-dimensional matrix of configurable elements having arithmetic logic units (ALUs) and (b) devices that are external to the reconfigurable processor device, the method
※ AI-Helper는 부적절한 답변을 할 수 있습니다.