$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Hardware data race detection in HPCS codes 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-011/00
출원번호 UP-0685555 (2007-03-13)
등록번호 US-7823013 (2010-11-15)
발명자 / 주소
  • O'Krafka, Brian W.
  • Moore, Roy S.
  • Koka, Pranay
  • Kroeger, Robert J.
출원인 / 주소
  • Oracle America, Inc.
대리인 / 주소
    Rankin, Rory D.
인용정보 피인용 횟수 : 8  인용 특허 : 12

초록

A method and system for detecting race conditions computing systems. A parallel computing system includes multiple processor cores is coupled to memory. An application with a code sequence in which parallelism to be exploited is executed on this system. Different processor cores may operate on a giv

대표청구항

What is claimed is: 1. A method for use in a computing system, the method comprising: initiating execution of a code sequence; a first processing unit utilizing a first copy of a given memory line corresponding to the code sequence during said execution, and a second processing unit utilizing a sec

이 특허에 인용된 특허 (12)

  1. Sarangdhar Nitin V. (Beaverton OR) Wang Wen-Hann (Portland OR) Fisch Matthew (Beaverton OR), Apparatus and method of handling race conditions in mesi-based multiprocessor system with private caches.
  2. McCarthy Daniel M. (Phoenix AZ) Circello Joseph C. (Phoenix AZ) Munguia Gabriel R. (Phoenix AZ) Richardson Nicholas J. (Scottsdale AZ), Coherent cache structures and methods.
  3. Jackson, Christopher J.; Hagersten, Erik E., Communication error reporting mechanism in a multiprocessing computer system.
  4. Gupta Rajiiv ; Karp Alan H., Data merging method and apparatus for shared memory multiprocessing computer systems.
  5. Arimilli, Ravi Kumar; Dodson, John Steven; Guthrie, Guy Lynn; Williams, Derek Edward, Data processing system and method for resolving a conflict between requests to modify a shared cache line.
  6. Seaman Michael J. (San Jose CA), Error detection scheme in a multiprocessor environment.
  7. McAllister, Curtis R.; Douglas, Robert C., Memory controller that provides memory line caching and memory transaction coherency by using at least one memory controller agent.
  8. Jeter, Jr.,Robert E.; Potter,Kenneth H., Memory controller that tracks queue operations to detect race conditions.
  9. Hagiwara Takashi,JPX, Multiprocessor system and method for error tracking.
  10. Bacot Pierre C. A. (Chaville FRX) Isert Michel (Paris FRX), Process and device for managing the conflicts raised by multiple access to same cache memory of a digital data processin.
  11. Arnold Scott (Sutton MA) Kann James (Framingham MA) DeLaHunt Stephen J. (Harvard MA) Fossum Tryggve (Northboro MA), Synchronizing and processing of memory access operations in multiprocessor systems using a directory of lock bits.
  12. Abdallah,Kassem M.; Michael,Ofer, System and method for arbitrating access to a shared resource.

이 특허를 인용한 특허 (8)

  1. Adya, Atul; Wolman, Alastair; Dunagan, John D, Crisscross cancellation protocol.
  2. Adya, Atul; Wolman, Alastair; Dunagan, John D, Crisscross cancellation protocol.
  3. Adya, Atul; Wolman, Alastair; Dunagan, John D, Crisscross cancellation protocol.
  4. Guthrie, Guy L.; North, Geraint; Starke, William J.; Williams, Derek E., Facilitating data coherency using in-memory tag bits and faulting stores.
  5. Guthrie, Guy L.; North, Geraint; Starke, William J.; Williams, Derek E., Facilitating data coherency using in-memory tag bits and tag test instructions.
  6. Guthrie, Guy L.; North, Geraint; Starke, William J.; Williams, Derek E., Facilitating data coherency using in-memory tag bits and tag test instructions.
  7. von Praun, Christoph; Ceze, Luis, Method and apparatus to trigger synchronization and validation actions upon memory access.
  8. Tindall, Paul; Uygun, Erkut, Monitoring accesses to memory in a multiprocessor system.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로