$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Reconfigurable bit-manipulation node 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-011/00
출원번호 US-0682696 (2007-03-06)
등록번호 US7873881 (2011-01-03)
발명자 / 주소
  • Box, Brian
  • Rudosky, John M.
  • Scheuermann, Walter James
출원인 / 주소
  • NVIDIA Corporation
대리인 / 주소
    Patterson & Sheridan, LLP
인용정보 피인용 횟수 : 1  인용 특허 : 11

초록

A reconfigurable bit-manipulation node is disclosed. The node includes an execution unit configured to perform a number of bit-oriented functions and a control unit configured to control the execution unit to allow one of the bit-oriented functions to be performed. The execution unit includes a numb

대표청구항

What is claimed is: 1. A Programmable bit-shifter comprising:a circuit configured to receive a plurality of input bits; anda circuit configured to perform an exclusive-or (XOR) function on multiple shifted versions of the plurality of input bits;where the shifter is programmable on a cycle-by-cycle

이 특허에 인용된 특허 (11)

  1. Sands Jeffrey J. (Huntsville AL), Apparatus and method for detecting programmable length bit pattern in serial digital data stream.
  2. Kamimaru Nobuyuki (Yokohama JPX) Suzuki Hiroaki (Yokohama JPX), Frequency dividing ratio setting device for programmable counters.
  3. Marie Herve,FRX, Integrated circuit comprising a phase-control loop with programmable phase shift.
  4. Administration, with respect to an invention of; Fung, Lai-Wo, Massively parallel processor computer.
  5. Barry Joe Wolford, Method and apparatus for sampling double data rate memory read data.
  6. Ehlig,Peter N.; Boutaud,Frederic; Hollander,James F., Microphone/speaker system with context switching in processor.
  7. Hausman John C. (Torrance CA) Harnden Robert R. (Manhattan Beach CA) Cohen Etan G. (Los Angeles CA) Mills Harold G. (Ithaca NY), Programmable canonic signed digit filter chip.
  8. Hinedi Sami M. ; Griep Karl R. ; Million Samson, Punctured serial concatenated convolutional coding system and method for low-earth-orbit satellite data communication.
  9. Rupp Charle R., Reconfigurable computer architecture for use in signal processing applications.
  10. Richard J. Ferrant FR; Robert Alan Wadsworth, Structure and method with which to generate data background patterns for testing random-access-memories.
  11. Ricketts James A. (1412 16th St. Lubbock TX 79401), Wired spread spectrum data communication system.

이 특허를 인용한 특허 (1)

  1. Daniel, Arthur Mark; Petro, John; Millhollon, Timothy Mark, High speed cryptographic combining system, and method for programmable logic devices.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로