$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Compiler method for employing multiple autonomous synergistic processors to simultaneously operate on longer vectors of data 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-009/45
출원번호 US-0686400 (2007-03-15)
등록번호 US7962906 (2011-05-31)
발명자 / 주소
  • O'Brien, John Kevin Patrick
  • O'Brien, Kathryn M.
  • Prener, Daniel Arthur
출원인 / 주소
  • International Business Machines Corporation
대리인 / 주소
    Yee & Associates, P.C.
인용정보 피인용 횟수 : 9  인용 특허 : 8

초록

A compiler includes a mechanism for employing multiple synergistic processors to execute long vectors. The compiler receives a single source program. The compiler identifies vectorizable loop code in the single source program and extracts the vectorizable loop code from the single source program. Th

대표청구항

What is claimed is: 1. A computer implemented method for a compiler to compile a single source program to employ multiple ancillary SIMD accelerators, the computer implemented method comprising:receiving, by the compiler, the single source program;identifying vectorizable loop code in the single sou

이 특허에 인용된 특허 (8)

  1. Sakai Junji,JPX, Compiler for optimization in generating instruction sequence and compiling method.
  2. Hardwick Jonathan C.,GBX, Dynamic load balancing among processors in a parallel computer.
  3. Fernando John S. ; Thurnhofer Stefan, Method and apparatus for executing multiple instruction streams in a digital processor with multiple data paths.
  4. Scarborough Randolph G. (Palo Alto CA), Method for vectorizing and executing on an SIMD machine outer loops in the presence of recurrent inner loops.
  5. Shi Yuan (Wayne PA), Multicomputer system and method.
  6. Zaiki Koji (Osaka JPX), Processor scheduling method for iterative loops.
  7. Eichenberger,Alexandre E.; Wang,Kai Ting Amy; Wu,Peng, SIMD code generation for loops with mixed data lengths.
  8. Karp Alan H. (Bowie MD) Scarborough Randolph G. (Palo Alto CA) Shannon Alfred W. (Morgan Hill CA) Shaw Jin-Fan (San Jose CA) Toomey Leslie J. (Rhinebeck NY), System for inserting constructs into compiled code, defining scoping of common blocks and dynamically binding common blo.

이 특허를 인용한 특허 (9)

  1. Webb, Peter Hartwell; Dean, Loren; Astolfi, Anthony Paul; Martin, Jocelyn Luke; Alcock, Richard John; Stewart, James T., Client program executable on multiple heterogeneous server platforms.
  2. Yamashita, Koichiro, Compiler, compile method, and processor core control method and processor.
  3. Schwartz, Leon, Method and apparatus for detection and optimization of presumably parallel program regions.
  4. Kim, Wooyoung; Voss, Michael Joseph, Method and system to perform load balancing of a task-based multi-threaded application.
  5. Archambault, Roch Georges; Chochia, George; Zhao, Peng, Sparse vectorization without hardware gather/scatter.
  6. Andrade, Henrique; Gedik, Bugra; Wang, Hua Yong; Wu, Kun-Lung, Use of vectorization instruction sets.
  7. Schmidt, William J., Vectorization in an optimizing compiler.
  8. Schmidt, William J., Vectorization in an optimizing compiler.
  9. Yi, Haoran; Duggan, Brady C.; Dye, Robert E.; Bordelon, Adam L.; Kodosky, Jeffrey L., Vectorizing combinations of program operations.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로