$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Method of selective coating of a composite surface production of microelectronic interconnections using said method and integrated circuits 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-021/44
출원번호 US-0599214 (2005-03-22)
등록번호 US-8298946 (2012-10-30)
우선권정보 FR-04 03022 (2004-03-24)
국제출원번호 PCT/FR2005/000693 (2005-03-22)
§371/§102 date 20080915 (20080915)
국제공개번호 WO2005/098087 (2005-10-20)
발명자 / 주소
  • Bureau, Christophe
  • Ameur, Sami
출원인 / 주소
  • Alchimer
대리인 / 주소
    Alston & Bird LLP
인용정보 피인용 횟수 : 2  인용 특허 : 10

초록

The present invention relates to a process for selectively coating certain areas of a composite surface with a conductive film, to a process for fabricating interconnects in microelectronics, and to processes and methods for fabricating integrated circuits, and more particularly to the formation of

대표청구항

1. Process for coating a composite material on areas comprising electrically conductive or semiconductive metal areas, and electrically non-conductive areas, the said process comprising at least one step of electroless growth of a metal layer plumb with the said electrically conductive or semiconduc

이 특허에 인용된 특허 (10)

  1. Lavoie,Adrien R.; Fajardo,Arnel; Dubin,Valery M., Catalytic nucleation monolayer for metal seed layers.
  2. Baum, Thomas H.; Xu, Chongying, Composition and process for production of copper circuitry in microelectronic device structures.
  3. Park, Heung L.; Webb, Eric G.; Reid, Jonathan D.; Cleary, Timothy Patrick, Electroless layer plating process and apparatus.
  4. Chung, Hua; Chen, Ling; Yu, Jick; Chang, Mei, Integration of barrier layer and seed layer.
  5. Kostamo,Juhana; Soininen,Pekka J.; Elers,Kai Erik; Haukka,Suvi, Method of growing electrical conductors.
  6. Reid,Jon; Park,Seyang, Methods for the electrochemical deposition of copper onto a barrier layer of a work piece.
  7. Sirinyan Kirkor (Bergisch Gladbach DEX) Merten Rudolf (Leverkusen DEX) Wolf Gerhard D. (Dormagen DEX), Process for activating substrate surfaces for electroless metallization.
  8. Freilich Steven C. (Wilmington DE), Process for adhering metal to polyimide film.
  9. Gauri,Vishal; Humayun,Raashina, Selective gap-fill process.
  10. Mayer,Steven T.; Drewery,John Stephen, Selectively accelerated plating of metal features.

이 특허를 인용한 특허 (2)

  1. Mevellec, Vincent; Roussel, Sebastien; Palacin, Serge; Deniau, Guy; Berthelot, Thomas; Baudin, Cecile; Trenggono, Adhitya, Method for preparing an organic film at the surface of a solid support under non-electrochemical conditions, solid support thus obtained and preparation kit.
  2. Mevellec, Vincent; Roussel, Sebastien; Palacin, Serge; Deniau, Guy, Method for preparing an organic film at the surface of solid support under non-electrochemical conditions, solid support thus obtained and preparation kit.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로