최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) |
|
출원번호 | US-0961534 (2013-08-07) |
등록번호 | US-8620977 (2013-12-31) |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
인용정보 | 피인용 횟수 : 0 인용 특허 : 241 |
Digital signal processing (“DSP”) circuit blocks are provided that can more easily work together to perform larger (e.g., more complex and/or more arithmetically precise) DSP operations if desired. These DSP blocks may also include redundancy circuitry that facilitates stitching together multiple su
1. A digital signal processing (“DSP”) circuit block comprising: a first multiplier circuit that can perform a first N bit by N bit (“N×N”) multiplication;a second multiplier circuit that can perform a second N×N multiplication;first shifter circuitry for shifting outputs of the first multiplier cir
※ AI-Helper는 부적절한 답변을 할 수 있습니다.