$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Multi-level memory controller with probability-distribution-based encoding 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G11C-029/00
  • G06F-011/10
  • H03M-013/11
  • H03M-013/15
출원번호 US-0505820 (2014-10-03)
등록번호 US-9053051 (2015-06-09)
발명자 / 주소
  • Ramamoorthy, Aditya
  • Wu, Zining
  • Sutardja, Pantas
출원인 / 주소
  • Marvell World Trade Ltd.
인용정보 피인용 횟수 : 1  인용 특허 : 36

초록

A memory controller includes an encoder, a modulator, and a demodulator. A nonvolatile memory includes memory cells, each programmable to one of three or more levels. According to first encoded data, the modulator programs a first subset of the memory cells to a first of the levels and a second subs

대표청구항

1. A memory controller for a nonvolatile memory including a plurality of memory cells, each of the plurality of memory cells being configured to be programmed to one of a plurality of levels, the plurality of levels being greater than two, the memory controller comprising: an encoder configured to r

이 특허에 인용된 특허 (36)

  1. Li,Yan; Pham,Long, Apparatus for programming of multi-state non-volatile memory using smart verify.
  2. Perego, Richard; Ware, Fred; Tsern, Ely, Buffered memory having a control bus and dedicated data lines.
  3. Perego,Richard; Ware,Fred; Tsern,Ely, Configurable width buffered module.
  4. Perego,Richard; Ware,Fred; Tsern,Ely; Hampel,Craig, Configurable width buffered module having a bypass circuit.
  5. Ware,Fred; Perego,Richard; Tsern,Ely, Configurable width buffered module having switch elements.
  6. Masumoto, Masayuki; Kurata, Kazushi; Tsuruta, Hideyo, Decoding apparatus and encoding apparatus with specific bit sequence deletion and insertion.
  7. Hemink,Gerrit Jan; Kamei,Teruhiko, Erase voltage manipulation in non-volatile memory for controlled shifts in threshold voltage.
  8. Hans-Werner Knefel DE, Error recognition in a storage system.
  9. Yoshida Hideo (Kanagawa JPX), Error-correction encoding and decoding system.
  10. You,Byoung Sung, Flash memory device with reduced access time.
  11. Eidson,Donald Brian; Krieger,Abraham; Murali,Ramaswamy, Iterative decoder employing multiple external code error checks to lower the error floor.
  12. Shinagawa,Chiaki; Kanamori,Motoki; Shiraishi,Atsushi, Memory card.
  13. Lester, Robert A.; MacLaren, John M.; Ferguson, Patrick L.; Larson, John E., Memory data verify operation.
  14. Takeuchi Ken,JPX ; Tanaka Tomoharu,JPX, Memory system.
  15. Horowitz,Mark A.; Best,Scott C.; Stonecypher,William F., Method and apparatus for multi-level signaling.
  16. Zaleski, II,Kenneth G; Hebsgaard,Anders, Method and apparatus for performing trellis coded modulation of signals for transmission on a TDMA channel of a cable network.
  17. Vafai Manouchehr ; Rostoker Michael D., Method and apparatus for significantly improving the reliability of multilevel memory architecture.
  18. Micheloni, Rino; Campardo, Giovanni, Method and circuit for generating reference voltages for reading a multilevel memory cell.
  19. Guterman Daniel C. ; Fong Yupin Kawing, Multi-state memory.
  20. Guterman,Daniel C.; Fong,Yupin Kawing, Multi-state memory.
  21. Guterman,Daniel C.; Fong,Yupin Kawing, Multi-state memory.
  22. Guterman,Daniel C.; Fong,Yupin Kawing, Multi-state memory.
  23. Li,Yan; Fong,Yupin Kawing; Miwa,Toru, Non-volatile memory and control with improved partial page program capability.
  24. Li,Yan; Fong,Yupin Kawing; Miwa,Toru, Non-volatile memory and control with improved partial page program capability.
  25. Tanzawa, Toru; Atsumi, Shigeru, Non-volatile semiconductor memory.
  26. Tanzawa, Toru; Atsumi, Shigeru, Non-volatile semiconductor memory.
  27. Mori,Toshiki, Non-volatile semiconductor memory device and method for reading the same.
  28. Kang, Hee Bok, Nonvolatile ferroelectric memory device and method for storing multiple bit using the same.
  29. Noda,Satoshi; Kozakai,Kenji; Matsushita,Toru; Jono,Yusuke, Nonvolatile memory and nonvolatile memory apparatus.
  30. Tanaka, Tomoharu; Ohuchi, Kazunori; Tanzawa, Toru; Takeuchi, Ken, Nonvolatile semiconductor memory device.
  31. Kubo,Kazuo; Yoshida,Hideo; Ichibangase,Hiroshi, Optical transmission system, fec multiplexer, fec multiplexer/separator, and error correction method.
  32. Micheloni, Rino; Losavio, Aldo, Self-repair method via ECC for nonvolatile memory devices, and relative nonvolatile memory device.
  33. Riho,Yoshiro; Ito,Yutaka, Semiconductor device and testing method for same.
  34. Hemink,Gerrit Jan; Kamei,Teruhiko, Soft programming non-volatile memory utilizing individual verification and additional soft programming of subsets of memory cells.
  35. Ito, Fumitoshi, Systems for partitioned soft programming in non-volatile memory.
  36. Kitayama Seishi (Tokyo JPX) Yato Fumihiro (Tokyo JPX) Kurematsu Akira (Tokyo JPX), Voice encoding and decoding device.

이 특허를 인용한 특허 (1)

  1. Kwon, Keewon; Baek, Jongmin; Seo, Dongjin, Semiconductor memory device and method for reading the same using a memory cell array including resistive memory cells to perform a single read command.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로