$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Joining method, method for producing electronic device and electronic part 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • B23K-031/02
  • B23K-001/00
  • B23K-001/19
  • B23K-035/26
  • C22C-009/00
  • C22C-009/01
  • C22C-013/00
  • C22C-013/02
  • H01L-021/52
  • C22C-009/04
  • B23K-035/02
  • B23K-001/008
  • H01R-004/02
  • H05K-013/04
  • B23K-035/30
  • B23K-035/22
  • H01L-023/00
  • H05K-003/34
출원번호 US-0460519 (2014-08-15)
등록번호 US-9409247 (2016-08-09)
우선권정보 JP-2012-048025 (2012-03-05)
발명자 / 주소
  • Nakano, Kosuke
  • Takaoka, Hidekiyo
출원인 / 주소
  • MURATA MANUFACTURING CO., LTD.
대리인 / 주소
    Arent Fox LLP
인용정보 피인용 횟수 : 0  인용 특허 : 23

초록

In joining a first metal member composed of a first metal to a second metal member composed of a second metal with a joining material interposed therebetween, the joining material including a low melting point metal having a lower melting point than the first metal and/or the second metal, the low m

대표청구항

1. A joining method for joining a first metal member having a first metal to a second metal member having a second metal by using a joining material predominantly composed of a low melting point metal having a lower melting point than the first metal and/or the second metal, wherein the low melting

이 특허에 인용된 특허 (23)

  1. Mei Sheng Zhou SG; Sangki Hong SG; Simon Chooi SG, Aluminum and copper bimetallic bond pad scheme for copper damascene interconnects.
  2. Wengler Donald J. ; Packman Thomas A. ; Troup-Packman Sue F., Babbitted bearing having an improved bonding layer and a method of depositing same.
  3. Carre, Alain R.; Gerretsen, Jurriaan, Dip formation of flip-chip solder bumps.
  4. Moon Jung-Gi,KRX, Electrode material and methods for manufacturing electrode material and electrode.
  5. Soga,Tasao; Shimokawa,Hanae; Nakatsuka,Tetsuya; Miura,Kazuma; Negishi,Mikio; Nakajima,Hirokazu; Endoh,Tsuneo, Electronic device.
  6. Chopin, Sheila F.; Mathew, Varughese; Higgins, III, Leo M.; Lee, Chu-Chung, Encapsulant for a semiconductor device.
  7. Lakhi Nandial Goenka ; Mohan R. Paruchuri, Etched tri-metal with integrated wire traces for wire bonding.
  8. Degani, Yinon; Dudderar, Thomas Dixon; Tai, King Lien, High performance multi-chip IC package.
  9. Degani Yinon ; Dudderar Thomas Dixon ; Frye Robert Charles ; Tai King Lien, Interposer for recessed flip-chip package.
  10. Takaoka, Hidekiyo; Maegawa, Kiyotaka, Lead free solder and soldered article.
  11. Domi Shinjiro,JPX ; Sakaguchi Koichi,JPX ; Nakagaki Shigeki,JPX ; Suganuma Katsuaki,JPX, Lead-free solder alloy.
  12. Murata Toshikazu,JPX ; Noguchi Hiroji,JPX ; Kishida Sadao,JPX ; Taguchi Toshihiko,JPX ; Asano Shozo,JPX ; Oishi Ryo,JPX ; Hori Takashi,JPX, Lead-free solder alloys.
  13. Komuro Katsuhiro (Hitachi JPX) Kojima Yoshitaka (Hitachi JPX) Kurosawa Yukio (Hitachi JPX) Koguchi Yoshio (Hitachioota JPX) Tanimizu Toru (Hitachi JPX) Hakamata Yoshimi (Hitachi JPX) Endo Shunkichi (, Method forming an electric contact in a vacuum circuit breaker.
  14. Honma Mitsutaka (Saitama-ken JPX) Somei Hiromichi (Tokyo JPX) Aihara Tadahiro (Tokyo JPX) Seki Tsuneyo (Tokyo JPX) Yamamoto Atsushi (Tokyo JPX), Method of manufacturing a vacuum interrupter.
  15. Costrini Gregory ; Goldblatt Ronald Dean ; Heidenreich ; III John Edward ; McDevitt Thomas Leddy, Method/structure for creating aluminum wirebound pad on copper BEOL.
  16. Izuma Takeshi (Takashimagun JA) Fukumoto Chiyoshi (Takashimagun JA) Yamaura Kazuhiko (Takashimagun JA), Pipe joint for connecting different kinds of metallic pipes.
  17. Moon Jung-Gi,KRX, Process for manufacturing electrode material.
  18. Soga,Tasao; Shimokawa,Hanae; Nakatsuka,Tetsuya; Miura,Kazuma; Negishi,Mikio; Nakajima,Hirokazu; Endoh,Tsuneo, Semiconductor device with lead-free solder.
  19. Seiichiro Hasegawa JP; Eietsu Hasegawa JP, Soldering method using a Cu-containing lead-free alloy.
  20. Tsumura Kiyoaki (Itami JPX) Fujimoto Hitoshi (Itami JPX), Structure of electrode junction for semiconductor device.
  21. Degani Yinon ; Dudderar Thomas Dixon ; Frye Robert Charles ; Tai King Lien, Translator for recessed flip-chip package.
  22. Komuro Katsuhiro (Hitachi JPX) Kojima Yoshitaka (Hitachi JPX) Kurosawa Yukio (Hitachi JPX) Koguchi Yoshio (Hitachioota JPX) Tanimizu Toru (Hitachi JPX) Hakamata Yoshimi (Hitachi JPX) Endo Shunkichi (, Vacuum circuit breaker and electric contact.
  23. Komuro Katsuhiro,JPX ; Kojima Yoshitaka,JPX ; Kurosawa Yukio,JPX ; Koguchi Yoshio,JPX ; Tanimizu Toru,JPX ; Hakamata Yoshimi,JPX ; Endo Shunkichi,JPX, Vacuum circuit breaker as well as vacuum valve and electric contact used in same.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로