$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Molded glass lid for wafer level packaging of opto-electronic assemblies 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G02B-006/12
  • G02B-006/42
  • H01L-033/52
  • G02B-006/43
  • H01L-023/04
  • H01L-023/48
  • H01L-025/16
  • H01L-031/0203
  • G02B-006/13
  • H05K-001/02
  • H01L-021/50
출원번호 US-0687119 (2015-04-15)
등록번호 US-9575266 (2017-02-21)
발명자 / 주소
  • Desai, Kishor
  • Kachru, Ravinder
  • Patel, Vipulkumar
  • Dama, Bipin
  • Shastri, Kalpendu
  • Pathak, Soham
출원인 / 주소
  • Cisco Technology, Inc.
대리인 / 주소
    Patterson + Sheridan, LLP
인용정보 피인용 횟수 : 0  인용 특허 : 9

초록

An opto-electronic assembly is provided comprising a substrate (generally of silicon or glass) for supporting a plurality of interconnected optical and electrical components. A layer of sealing material is disposed to outline a defined peripheral area of the substrate. A molded glass lid is disposed

대표청구항

1. An opto-electronic assembly, comprising a substrate supporting a plurality of interconnected optical and electrical components, the substrate including a layer of sealing material disposed to outline a defined area of a top surface thereof; anda molded glass lid disposed over and bonded to the su

이 특허에 인용된 특허 (9)

  1. Karpman, Maurice S., Electrically shielded glass lid for a packaged device.
  2. SinghDeo Narendra N. (New Haven CT) Mahulikar Deepak (Meriden CT) Butt Sheldon H. (Godfrey IL), Electronic packaging of components incorporating a ceramic-glass-metal composite.
  3. Gantley, Francis C.; Chervenic, Jack; Suconick, David J., Hermetic enclosure for electronic components with an optionally transparent cover and a method of making the same.
  4. Heschel,Matthias; Blidegn,Kristian; Hoeg,Jorgen, Hermetically sealed package for optical, electronic, opto-electronic and other devices.
  5. Lake, Rickie C., Method of forming a permanent carrier and spacer wafer for wafer level optics and associated structure.
  6. Heschel, Matthias; Kilian, Arnd, Method of forming an assembly to house one or more micro components.
  7. Masuko Takayuki (Koganei JPX) Okamoto Akira (Higashikurume JPX) Moriya Kaoru (Kawasaki JPX) Okamura Koji (Tochigi JPX) Arima Tadao (Tochigi JPX), Photo-semiconductor module employing semi-spherical lens to enhance detection.
  8. Anton Petrus Maria Van Arendonk NL, Solid-state imaging device.
  9. Brady, Frederick T., Wafer-level through-wafer packaging process for MEMS and MEMS package produced thereby.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로