$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

RC lattice delay 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H03M-001/38
  • H03K-005/14
  • H03M-001/00
  • H03M-003/00
  • H03H-007/30
  • H03K-005/00
출원번호 US-0182430 (2016-06-14)
등록번호 US-9762221 (2017-09-12)
발명자 / 주소
  • Dong, Yunzhi
  • Kozlov, Victor
  • Yang, Wenhua W.
  • Caldwell, Trevor Clifford
  • Shibata, Hajime
출원인 / 주소
  • ANALOG DEVICES GLOBAL
대리인 / 주소
    Patent Capital Group
인용정보 피인용 횟수 : 1  인용 특허 : 18

초록

An integrated constant time delay circuit utilized in continuous-time (CT) analog-to-digital converters (ADCs) can be implemented with an RC lattice structure to provide, e.g., a passive all-pass lattice filter. Additional poles created by decoupling capacitors can be used to provide a low-pass filt

대표청구항

1. A continuous time delay line for a residual producing circuit, the continuous time delay line comprising: a resistor-capacitor (RC) lattice for delaying a differential analog input pair, the RC lattice having first and second resistive components and first and second capacitive components, the fi

이 특허에 인용된 특허 (18)

  1. Opris Ion E., Apparatus and method for monotonic digital calibration of a pipeline analog-to-digital converter.
  2. Irie Koichi,JPX ; Kusayanagi Naoya,JPX, Cascade A/D converter.
  3. Belot, Didier; Begueret, Jean-Baptiste; Deval, Yann; Dallet, Dominique; Mariano, André, Continuous time analogue/digital converter.
  4. Ho, Chen-Yen; Lin, Yu-Hsin; Wang, Tze-Chien, Continuous time delta sigma modulator, analog to digital converter and associated compensation method.
  5. Ashburn, Jr., Michael A.; Gealow, Jeffrey Carl; Ferguson, Jr., Paul F., Continuous-time oversampled converter having enhanced immunity to noise.
  6. Shibata, Hajime, Continuous-time oversampling pipeline analog-to-digital converter.
  7. Pagnanelli, Christopher, Conversion of a discrete-time quantized signal into a continuous-time, continuously variable signal.
  8. Huber William D. (San Jose CA), Delay and optimum amplitude equalizers for a readback circuit.
  9. Heflinger Donald G. ; Hayashida Phillip D. ; Humes Todd E. ; Hyde John D., High speed differential optoelectronic receiver.
  10. Dong, Yunzhi; Li, Zhao; Schreier, Richard E.; Shibata, Hajime; Caldwell, Trevor Clifford, LC lattice delay line for high-speed ADC applications.
  11. Gupta, Sandeep K., Low power, high SNR, high order delta sigma modulator stage having integrators with pipelined cross coupled input circuits.
  12. Shibata, Hajime, Multi-path, multi-stage feed-forward operational amplifier circuit.
  13. Lin,Chia Liang, Pipeline ADC with minimum overhead digital error correction.
  14. Haroun, Baher S.; Srinivasan, Venkatesh; Satarzadeh, Patrick; Corsi, Marco, Pipelined continuous-time sigma delta modulator.
  15. Wong, Hee, Sliding error sampler (SES) for latency reduction in the ADC path.
  16. Victor Lee Hansen ; Charles L. Saxe, Sub-ranging analog-to-digital converter using a sigma delta converter.
  17. Baker, E. Scott; Fudge, Gerald L.; McClain, Jr., Ross A., Systems and methods for multi-channel analog to digital conversion.
  18. Knudsen,Niels, Time continuous pipeline analog-to-digital converter.

이 특허를 인용한 특허 (1)

  1. Shibata, Hajime; Dong, Yunzhi; Li, Zhao; Caldwell, Trevor Clifford; Yang, Wenhua William, Oversampled continuous-time pipeline ADC with voltage-mode summation.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로