$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Semiconductor device and method of manufacturing the same 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • H01L-029/45
  • H01L-023/488
  • H01L-029/423
  • H01L-023/00
  • H01L-021/283
출원번호 US-0883571 (2018-01-30)
등록번호 US-10115798 (2018-10-30)
우선권정보 JP-2017-026161 (2017-02-15)
발명자 / 주소
  • Akiyama, Naoki
  • Tsuma, Hiroki
  • Kuno, Takashi
  • Kanemaru, Toshitaka
  • Hashimoto, Kenta
출원인 / 주소
  • TOYOTA JIDOSHA KABUSHIKI KAISHA
대리인 / 주소
    Oliff PLC
인용정보 피인용 횟수 : 0  인용 특허 : 22

초록

A semiconductor device is provided with: a semiconductor substrate; a first electrode disposed on a surface of the semiconductor device and configured to be soldered to a conductive member; and a second electrode disposed on the surface of the semiconductor device and configured to be wire-bonded to

대표청구항

1. A semiconductor device comprising: a semiconductor substrate;a first electrode disposed on a surface of the semiconductor device and configured to be soldered to a conductive member; anda second electrode disposed on the surface of the semiconductor device and configured to be wire-bonded to a co

이 특허에 인용된 특허 (22)

  1. Huang, Tai-Chun; Yao, Chih-Hsiang; Wan, Wen-Kai, Bond pad structure with stress-buffering layer capping interconnection metal layer.
  2. Wang Tsing-Chow (San Jose CA) Luo Serena M. (Milpitas CA) Macaraeg Marlita F. (Milpitas CA) Tung Francisca (Los Gatos CA) Massingill Thomas J. (Scotts Valley CA), Bump formation on yielded semiconductor dies.
  3. Combs, Edward G.; Sheppard, Robert P.; Pun, Tai Wai; Ng, Hau Wan; Fan, Chun Ho; McLellen, Neil Robert, Enhanced thermal dissipation integrated circuit package.
  4. Chien-Ping Huang TW; Tzong-Da Ho TW; Cheng-Hsu Hsiao TW, Fabricating method for semiconductor package.
  5. Huang,Chien Ping; Huang,Chih Ming, Heat dissipating semiconductor package and fabrication method thereof.
  6. Tan,Hien Boon; Sun,Anthony Yi Sheng; Poh,Francis Koon Seong, High performance chip scale leadframe package with thermal dissipating structure and annular element and method of manufacturing package.
  7. Chien Ping Huang TW; Tzong-Da Ho TW; Cheng-Hsu Hsiao TW, Method of making semiconductor package with heat spreader.
  8. Combs,Edward G.; Sheppard,Robert P.; Pun,Tai Wai; Ng,Hau Wang; Fan,Chun Ho; McLellen,Neil Robert, Method of manufacturing an enhanced thermal dissipation integrated circuit package.
  9. Smoak, Richard C., Method to improve the reliability of thermosonic gold to aluminum wire bonds.
  10. Goh,Kim Yong; Kapoor,Rahul; Sun,Anthony Yi Sheng; Chong,Desmond Yok Rue; Hoang,Lan H., Molded high density electronic packaging structure for high performance applications.
  11. Jeng, Shin-Puu; Wu, Wei-Cheng; Hou, Shang-Yun; Yu, Chen-Hua; Liu, Tzuan-Horng; Chiu, Tzu-Wei; Hsu, Kuo-Ching, Passivation layer for packaged chip.
  12. Takashima Akira,JPX ; Akasaki Hidehiko,JPX ; Kojima Haruo,JPX ; Taniguchi Fumihiko,JPX ; Kosakai Kazunari,JPX ; Honna Koji,JPX ; Higashiyama Toshihisa,JPX, Resin molded semiconductor device and method of manufacturing semiconductor package.
  13. Burrell, Lloyd G.; Wong, Kwong H.; Kelly, Adreanne A.; McKnight, Samuel R., Semiconductor device having a composite layer in addition to a barrier layer between copper wiring and aluminum bond pad.
  14. Hirano,Naohiko; Kato,Nobuyuki; Mamitsu,Kuniaki; Nakase,Yoshimi, Semiconductor device having heat radiation plate and bonding member.
  15. Mamitsu, Kuniaki; Hirai, Yasuyoshi; Nomura, Kazuhito; Fukuda, Yutaka; Kajimoto, Kazuo; Miyajima, Takeshi; Makino, Tomoatsu; Nakase, Yoshimi, Semiconductor device having radiation structure.
  16. Watanabe Kiyoshi (Yokohama JPX), Semiconductor layer structure having an aluminum-silicon alloy layer.
  17. Karim,Abdul Hamid, Semiconductor package with heat spreader.
  18. Lin, I-Chia; Tseng, Yu-Chou; Yang, Jin-Feng; Chung, Chi-Sheng; Liao, Kuo-Hsien, Semiconductor packages with thermal dissipation structures and EMI shielding.
  19. Soeno, Akitaka; Kuno, Takashi, Switching device.
  20. Soeno, Akitaka; Kuno, Takashi, Switching device.
  21. Soeno, Akitaka; Senoo, Masaru; Kuno, Takashi; Kuwano, Satoshi; Kakimoto, Noriyuki; Kanemaru, Toshitaka; Hashimoto, Kenta; Kagata, Yuma, Switching device.
  22. Kwon, Hyeog Chan, Wafer scale heat slug system.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로