$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

OFDM 모뎀용 FFT/IFFT IP 자동 생성기
FFT/IFFT IP Generator for OFDM Modems 원문보기

한국통신학회논문지. The journal of Korea Information and Communications Society. 무선통신, v.31 no.3A, 2006년, pp.368 - 376  

이진우 ,  신경욱 (금오공과대학교 전자공학부 VLSI 설계 연구실) ,  김종환 (금오공과대학교 전자공학부 VLSI 설계 연구실) ,  백영석 (IT융합부품연구소, 한국전자통신연구원(ETRI)) ,  어익수 (IT융합부품연구소, 한국전자통신연구원(ETRI))

초록
AI-Helper 아이콘AI-Helper

본 논문은 OFDM 변복조 모뎀 설계에 핵심 IP로 사용될 수 있는 파라메터화된 FFT/IFFT 코어 생성기 FCore_GenSim(Parameterized FFT Core Generation & Simulation Program)에 대해 기술한다. Fcore_GenSim은 FFT 코어의 Verilog-HDL 모델을 생성하는 parameterized 코어 생성기(PFFT_CoreGen)와 생성된 코어의 연산 정밀도를 분석해주는 fixed-point 시뮬레이터(FXP_FFTSim)로 구성된다. PFFT_CoreGen은 FFT 길이(64점 ~2048점 범위)와 입력/출력/중간결과/격자계수의 word-length(8-b~24-b 범위, 2-b 단위)를 지정하면, 지정된 사양을 갖는 FFT 코어의 Verilog-HDL 모델을 생성하며, 총 43,659 종류의 코어를 생성할 수 있다. 또한, 사용자의 필요에 따라 CBFP(Convergent Block Floating Point) 스케일링의 적용 여부를 지정할 수 있다. 생성되는 코어의 내부 구조는 FFT 길이에 따라 radix-2, radix-2/4, radix-2/4/8 알고리듬의 혼합구조가 적용되도록 하였으며, 또한 CBFP 스케일링의 적용 여부에 따라서도 R2SDF 단일구조 또는 R2SDF/R2SDC 복합구조가 적용되도록 함으로써 생성되는 코어의 회로 복잡도와 성능이 최적화되도록 하였다.

Abstract AI-Helper 아이콘AI-Helper

This paper describes a Fcore_GenSim(Parameterized FFT Core Generation & Simulation Program), which can be used as an essential If(Intellectual Property) in various OFDM modem designs. The Fcore_Gensim is composed of two parts, a parameterized core generator(PFFT_CoreGen) that generates Verilog-HDL m...

주제어

참고문헌 (7)

  1. 조용수, '무선 멀티미디어 통신을 위한OFDM 기초', 대영사, 2001 

  2. 'High-performance 1024-point complex FFT/IFFT V2.0', Xilinx Inc., 2001 

  3. 'FFT MegaCore Function V1.2.0', http://www.altera.com/mysupport, 2004 

  4. L. Jia' Y. Gao, J. Isoaho and H. Tenhuen, 'A New VLSI-Oriented FFT Algorithm And Implementation' Proceeding of 1998 IEEE ASIC Conference, pp. 337-341, 1998 

  5. Y.J. Hongil and J. Kim, 'New efficient FFT algorithm and pipeline implementation result for OFDM/DMT applications', IEEE Trans. on Consumer Electronics, vol. 49, no. 1, pp. 14-20, Feb. 2003 

  6. 신경욱, 'R4SDF/R4SDC Hybrid 구조를 이용한 메모리 효율적인 2k/8k FFT/ IFFT 프로세서 설계', 한국해양정보통신학회 논문지, 제8권2호, pp. 430-439, 2004 

  7. 양대성, 이승깅, 신경욱, '2단계 수렴 블록 부동점 스케일링을 이용한 8192점 파이프 라인 FFT/IFFT 프로세서', 한국통신학회 논문지, vol. 27, no. 10C, pp. 963-972, 2002. 10 

저자의 다른 논문 :

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로