$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

초록
AI-Helper 아이콘AI-Helper

본 논문에서는 CMOS 공정을 이용하여 동작온도에 무관한 FVC(Frequency-to-Voltage Convener) 회로를 제안한다. FVC는 FLL(Frequency Locked Loop)의 핵심 회로로서 주파수 신호를 전압신호로 변환하는 회로이다. FLL 회로는 PLL(Phase-Locked Loop) 회로 같이 고정된 주파수 신호를 생성하는 회로지만, PLL과는 달리 위상비교기, charge pump, 저역 필터 등이 필요치 않아 간단히 회로를 구성할 수 있다. FVC 회로의 설계는 $0.25{\mu}m$ CMOS 공정을 이용하였다. 설계되어진 회로의 입력 주파수는 70MHz에서 140MHz를 사용하였다. 회로의 시뮬레이션 결과 동작 온도가 $0^{\circ}C$에서 $75^{\circ}C$까지 변화할 때 변환된 출력 전압의 변화는 상온에 비하여 ${\pm}2%$이내였다.

Abstract AI-Helper 아이콘AI-Helper

In this work, temperature stable frequency-to-voltage converter is proposed. In FVC circuit input frequency is converted into output voltage signal. A FLL is similar to PLL in the way that it generates an output signal which tracks an input reference signal. A PLL is built on a phase detector, a cha...

주제어

AI 본문요약
AI-Helper 아이콘 AI-Helper

* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.

문제 정의

  • 빠르고 oneYhip화가 가능한 장점이 있다. 논문에서는 온도 변화에 따른 FLL 회로의 특성 향상을 위하여 동작온도에 무관한 FVC 회로를 제안하였다. 설계된 FVC 회로는 CMOS 공정을 이용하였으며, 동작 온도에 무관한 특성을 가지도록 설계하였다.
본문요약 정보가 도움이 되었나요?

참고문헌 (7)

  1. R. E. Best, Phase-Locked Loops: Theory, Design and Applications, NewYork: McGraw-Hill, 1984 

  2. V. V. Kaenel, D. Aebischer, C. Piguetand E. Dijksta, 'A 320MHz, 1.5mW @1.35V CMOS PLL for microprocessor clock generation,' IEEE J. Solid-State Circuits, vol. 31, pp.1715-1722, Nov. 1996 

  3. A. Djemouai, M. Sawan and M. Slamani, New circuit techniques based on a high performance frequencyto- voltage conversion,' Proceedings of IEEE Int. Conf. Electronics Circuits and Systems, pp. 13-16, 1999 

  4. A. Djemouai, M. Sawanand M. Slamani, 'A 200MHz frequency-loocked loop based on new frequency-to- voltage converters approach,' IEEE Int. Sym. Circuits and Systems, vol. 2, pp. 89-92, 1999 

  5. A. Djemouai, M. Sawan and M. Slamani, 'New frequency-locked loop based on CMOS frequency-to- voltage converter: Design and Implementation,' IEEE Trans. on Circuits and Systems II: Analog and Digital signal processing - vol. 48,no.5, pp. 441-449, 2001 

  6. A. Djemouai, M Sawan and M Slamani, 'High performance integrated CMOS frequency-to-vol.tage converter,' Int. conference Microelectronics, pp. 63-66, 1998 

  7. 최진호, '밴드갭 기준전압을 이용한 CMOS 전압제어 발전기의 설계,' 대한전기학회 52C권 10호, pp.425-430, 2003 

저자의 다른 논문 :

관련 콘텐츠

저작권 관리 안내
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로