최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기電子工學會論文誌. Journal of the institute of electronics engineers of Korea. IE. 산업전자, v.49 no.1, 2012년, pp.1 - 6
안태원 (동양미래대학 전기전자통신공학부) , 이종석 (숭실대학교 정보통신전자공학부) , 문용 (숭실대학교 정보통신전자공학부)
For the performance improvement of a time-to-digital converter(TDC), a 2-stage high resolution TDC has been designed by using a 2-stage vernier time amplifier(2-S VTA). The two stage vernier time amplifier which has a gain over 64 of the resolution can enhance the resolution of the whole two stage T...
* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.
핵심어 | 질문 | 논문에서 추출한 답변 |
---|---|---|
시간 디지털 변환기의 역할은 무엇인가? | 시간 디지털 변환기(TDC)는 All-Digital PLL(ADPLL)에서 위상 주파수 검출기와 전하펌프를 대체할 수 있는 블록으로 두 시간의 차이에 대한 정보를 해당되는 디지털 값으로 바꿔주는 역할을 한다. ADPLL은 기존의 전하펌프 PLL에 비해 저항이나 캐패시터 같은 수동소자를 사용하지 않아도 되며, 보다 작은 면적과 빠른 락킹 시간, 그리고 공정변화에 쉽게 스케일링이 가능하다는 장점이 있다[1]. | |
두 시간차가 짧은 정보의 높은 해상도를 갖기 위해 TDC는 어떤 방법을 사용하는가? | 또한 TDC는 우주로부터 들어오는 우주선(comic ray)을 고해상도로 측정할 수도 있고, 사람이 직접 측정하기 어려운 곳의 레이저 범위추적 시스템에서도 사용되며, 이러한 측정을 위해서는 높은 해상도를 갖는 TDC가 요구된다. 하지만 두 시간차가 너무 짧으면 그 시간 간격을 감지하기 어려워지기 때문에 시간 증폭기(TA)로 짧은 시간차를 증폭한 다음 시간 디지털 변환기에서 최종적으로 디지털 코드로 변환하는 방법을 사용한다[4~6]. 그러므로 TA는 시간 디지털 변환기의 해상도를 높이는데 매우 유용한 회로이다. | |
ADPLL의 장점은 무엇인가? | 시간 디지털 변환기(TDC)는 All-Digital PLL(ADPLL)에서 위상 주파수 검출기와 전하펌프를 대체할 수 있는 블록으로 두 시간의 차이에 대한 정보를 해당되는 디지털 값으로 바꿔주는 역할을 한다. ADPLL은 기존의 전하펌프 PLL에 비해 저항이나 캐패시터 같은 수동소자를 사용하지 않아도 되며, 보다 작은 면적과 빠른 락킹 시간, 그리고 공정변화에 쉽게 스케일링이 가능하다는 장점이 있다[1]. 또한 TDC는 우주로부터 들어오는 우주선(comic ray)을 고해상도로 측정할 수도 있고, 사람이 직접 측정하기 어려운 곳의 레이저 범위추적 시스템에서도 사용되며, 이러한 측정을 위해서는 높은 해상도를 갖는 TDC가 요구된다. |
김용우, 안태원, 문용, "디지털 PLL을 위한 높은 해상도를 갖는 시간-디지털 변환기의 연구," 대한전자공학회 2008년 하계종합학술대회, pp. 587-588
안태원, 이종석, 문용, "인버터 체인을 이용한 고속 2단 시간-디지털 변환기," 대한전자공학회 2011년 하계종합학술대회, pp. 1465-1467
A. M. Abas et al., "Time difference amplifier," Electron. Lett., vol. 38, no. 23, pp. 1437-1438, Nov. 2002
M. Lee and Asad A. Abidi, "A 9b, 1.25ps Resolution Coarse - Fine Time-to-Digital Converter in 90nm CMOS that Amplifies a Time Residue," IEEE JSSC, vol.43, no.4, pp.168-169, June 2007
Seon-Kyoo Lee, Young-Hun Seo, Yunjae Suh, Hong-June Park, Jae-Yoon Sim, "A 1GHz ADPLL with a 1.25ps Minimum-Resolution Sub-Exponent TDC in $0.18{\mu}m$ CMOS," IEEE ISSCC, pp.482-483, Feb. 2010
Kuo-Hsing Cheng, Chang-Chien Hu, Jen-Chieh Liu, Hong-Yi Huang, "A Time-to-Digital Converter Using Multi-Phase-Sampling and Time Amplifier for All Digital Phase-Locked Loop," IEEE DDECS, pp.285-288, Apr. 2010
※ AI-Helper는 부적절한 답변을 할 수 있습니다.