최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기전기학회논문지. The Transactions of the Korean Institute of Electrical Engineers. P, v.61 no.3, 2012년, pp.122 - 128
김정훈 (화용 이엔씨(주)기업부설연구소) , 전태현 (서울과학기술대학교 전기정보공학과)
An interleaved boost converter has many advantages such as current ripple reduction, switching effective double, etc. Due to these advantages, the interleaved boost converter applies to the power factor correction circuit. However, there are almost no analysis results because the input voltage and c...
* AI 자동 식별 결과로 적합하지 않은 문장이 있을 수 있으니, 이용에 유의하시기 바랍니다.
핵심어 | 질문 | 논문에서 추출한 답변 |
---|---|---|
인터리브드 DC-DC 컨버터에 대한 연구는 어떤 연구가 주를 이루었는가? | 지금까지 인터리브드 DC-DC 컨버터에 대한 다양한 연구가 수행되었고[4-7], 특히 대부분의 연구는 인터리브드 DC-DC 컨버터의 전류 리플 저감에 대한 해석을 수행한 연구가 대부분이었다[8-10]. 그러나, 인터리브드 DC-DC 컨버터가 PFC에 적용된 경우, DC-DC 컨버터와 달리 입력전류가 시변되는 사인파이기 때문에 전류 리플의 변화 추이를 해석하는 것이 상대적으로 난해하므로 아직까지 이에 대한 연구 결과는 거의 없는 실정이다. | |
국제표준인 IEC61000-3-2에서는 각 클래스 별 고조파와 역률의 규격을 정하고 있는데 이러한 규격을 만족시키기 위해 어떤 회로를 이용하는가? | 역률 저하는 필연적으로 전력계통 설비용량의 증가와 민감한 부하기기의 오작동을 발생 시키게 되므로 국제표준인 IEC61000-3-2에서는 각 클래스별 고조파와 역률의 규격을 정하고 이를 따르도록 하고 있다[1],[2]. 이러한 규격을 만족시키기 위해 역률을 보상해 주는 역률보상회로 (PFC, Power Factor Correction)의 채용이 필수적이며, 단상 입력의 경우 벅 (Buck) 또는 부스트 (Boost) DC-DC 컨버터를 주로 이용하고 3상의 경우 pwm 컨버터를 사용하여 PFC를 구현하고 있다. PFC 구현을 위해 Boost 컨버터를 사용할 경우 전력변환장치 내 인덕터와 커패시터 등 수동소자의 크기를 줄이고 역률을 증가시키기 위해 스위칭 주파수를 증가시키는데, 이럴 경우 스위칭 소자의 손실이 필연적으로 증가하는 문제가 발생된다[3]. | |
PFC 구현을 위해 Boost 컨버터를 사용할 때 어떤 문제점이 있는가? | 이러한 규격을 만족시키기 위해 역률을 보상해 주는 역률보상회로 (PFC, Power Factor Correction)의 채용이 필수적이며, 단상 입력의 경우 벅 (Buck) 또는 부스트 (Boost) DC-DC 컨버터를 주로 이용하고 3상의 경우 pwm 컨버터를 사용하여 PFC를 구현하고 있다. PFC 구현을 위해 Boost 컨버터를 사용할 경우 전력변환장치 내 인덕터와 커패시터 등 수동소자의 크기를 줄이고 역률을 증가시키기 위해 스위칭 주파수를 증가시키는데, 이럴 경우 스위칭 소자의 손실이 필연적으로 증가하는 문제가 발생된다[3]. 이러한 문제를 해결하는 방법으로 하나의 스위칭 소자를 이용한 부스트 PFC 제어방법 대신 2개의 스위칭 소자를 병렬로 구성하고 각 스위치의 pwm에 위상차를 인가하여 스위칭하는 인터리브드 (Inverleaved) 회로 및 제어방식이 고려되고 있다. |
조정구, "통신용 전원시스템의 역률보상회로", 정보와 통신, Vol. 15, No. 8, pp. 51-61, 1998.
O. Garcia, J. A. Cobos, R. Prieto, P. Alou, and J. Uceda, "Single phase power factor corrections: a survey", IEEE Transactions on Power Electronics, Vol. 18, Issue 3, pp. 749-755, 2003.
T. F. Wu, J. C. Hung, S. Y. Tseng, and Y. M. Chen, "A single-stage fast regulator with PFC based on an asymmetrical half-bridge topology", IEEE Transactions on Industrial Electronics, Vol. 52, Issue. 1, pp. 139-150, 2005.
강병국, "Interleaved Boost PFC 컨버터의 디지털제어와 전류 측정 방법의 개선", 경상대학교 대학원 석사학위논문, 2010.
G. Yao, A. Chen, and X. He, "Soft switching circuit for interleaved boost converters", IEEE Transactions on Power Electronics, Vol. 22, Issue 1, pp. 80-86, 2007.
최규영, "연료전지용 다상부스트 컨버터의 최적 설계기법", 성균관대학교 대학원 석사학위논문, 2007.
*원문 PDF 파일 및 링크정보가 존재하지 않을 경우 KISTI DDS 시스템에서 제공하는 원문복사서비스를 사용할 수 있습니다.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.