최소 단어 이상 선택하여야 합니다.
최대 10 단어까지만 선택 가능합니다.
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | 한국(KR)/등록특허 |
---|---|
국제특허분류(IPC8판) |
|
출원번호 | 10-1988-0001413 (1988-02-13) |
공개번호 | 10-1988-0010576 (1988-10-10) |
공고번호 | 10-0041957-0000 (1990-11-29) |
등록번호 | 10-0041957-0000 (1991-05-24) |
DOI | http://doi.org/10.8080/1019880001413 |
발명자 / 주소 |
|
출원인 / 주소 |
|
대리인 / 주소 |
|
심사청구여부 | 있음 (1988-02-13) |
심사진행상태 | 등록결정(일반) |
법적상태 | 소멸 |
신호입력단자 및 신호출력단자(T2)와, 전원전위공급단(Vcc)과 기준전위공급단(Vss)의 사이에 컬렉터 에미터간의 전류통로가 직렬접속되면서 그 직렬접속점이 신호출력단자(T2)에 접속된 제1 및 제2 NPN BJT(Q1,Q2), 제1NPN BJT(Q1)의 베이스에 출력단이 접속되는 한편 입력단이 신호입력단자에 접속된 제1 CMOS논리회로, 신호출력단자(T2)에 출력단이 접속되는 한편, 입력단이 신호입력단자에 접속된 제2 CMOS논리회로, 신호출력단자(T2)와 제2 NPN BJT(Q1)를 ON상태로 제어해 주는 레벨에 있는 기간에는 O
신호입력단자 및 신호출력단자(T2)와, 전원전위공급단(Vcc)과 기준전위공급단(Vss)의 사이에 컬렉터·에미터간의 전류통로가 직렬접속되면서 그 직렬접속점이 상기 신호출력단자(T2)에 접속되어 잇는 제1 및 제2NPN바이폴러 트랜지스터(Q1,Q2), 상기 제1NPN바이폴러 트랜지스터(Q1)의 베이스에 출력단이 접속되는 한편 입력단이 상기 신호입력단자에 접속되어 있는 제1CMOS논리회로, 사기 신호출력단자(T2)에 출력단이 접속되는 한편, 입력단이 상기 신호입력단자에 접속되어 있는 제2CMOS논리회로, 상기 신호 출력단자(T2)와 상기
※ AI-Helper는 부적절한 답변을 할 수 있습니다.