$\require{mediawiki-texvc}$

연합인증

연합인증 가입 기관의 연구자들은 소속기관의 인증정보(ID와 암호)를 이용해 다른 대학, 연구기관, 서비스 공급자의 다양한 온라인 자원과 연구 데이터를 이용할 수 있습니다.

이는 여행자가 자국에서 발행 받은 여권으로 세계 각국을 자유롭게 여행할 수 있는 것과 같습니다.

연합인증으로 이용이 가능한 서비스는 NTIS, DataON, Edison, Kafe, Webinar 등이 있습니다.

한번의 인증절차만으로 연합인증 가입 서비스에 추가 로그인 없이 이용이 가능합니다.

다만, 연합인증을 위해서는 최초 1회만 인증 절차가 필요합니다. (회원이 아닐 경우 회원 가입이 필요합니다.)

연합인증 절차는 다음과 같습니다.

최초이용시에는
ScienceON에 로그인 → 연합인증 서비스 접속 → 로그인 (본인 확인 또는 회원가입) → 서비스 이용

그 이후에는
ScienceON 로그인 → 연합인증 서비스 접속 → 서비스 이용

연합인증을 활용하시면 KISTI가 제공하는 다양한 서비스를 편리하게 이용하실 수 있습니다.

Data processing system having redundant control processors for fault detection 원문보기

IPC분류정보
국가/구분 United States(US) Patent 등록
국제특허분류(IPC7판)
  • G06F-015/16
출원번호 US-0204553 (1980-11-06)
발명자 / 주소
  • Mohrman Edward A. (Phoenix AZ) Umeno Tsunetaka (Tokyo JPX) Sato Fumitaka (Tokyo JPX)
출원인 / 주소
  • Honeywell Information Systems Inc. (Waltham MA 02) Nippon Electric Co., Ltd. (Tokyo JPX 03) Tokyo Shibaura Denki Kabushiki Kaisha (Kawasaki JPX 03)
인용정보 피인용 횟수 : 13  인용 특허 : 5

초록

A data processing system including a control store for storing a microprogram constituted by a number of microinstructions, first and second control processors connected in dual fashion for processing data at the same time under control of the microprogram and a cache memory for storing a part of da

대표청구항

a partially redundant data processing system comprising: a control store for storing a microprogram constituted by a plurality of microinstructions; redundant first and second control processors coupled to said control store for commonly receiving microinstructions from said control store and for si

이 특허에 인용된 특허 (5)

  1. Games John E. (Granby CT) Rosien Richard E. (Windsor CT) Bitterli William W. (Simsbury CT), Computer controlled facility management system (FMS).
  2. Joby Michael J. (Solihull GB2), Digital computing apparatus particularly for controlling a gas turbine engine.
  3. Kera Kazuo (Hitachi JA) Kubo Yutaka (Hitachi JA) Ihara Hirokazu (Hitachi JA), Dual computer system.
  4. Woods ; John M. ; Porter ; Marion G. ; Mills ; Donald V. ; Weller ; III ; Edward F. ; Patterson ; Garvin Wesley ; Monahan ; Earnest M., Input/output processing system utilizing locked processors.
  5. Giorcelli Silvano (Turin IT), System for checking two data processors operating in parallel.

이 특허를 인용한 특허 (13)

  1. Allen,Michael S.; Syed,Moinul I., Cache system with DMA capabilities and method for operating same.
  2. Hardy Norman (Portola Valley CA), Computer security system.
  3. George David A. (Somers NY) Rathi Bharat D. (Mahopac NY), Data processing system incorporating a memory resident directive for synchronizing multiple tasks among plurality of pro.
  4. Cain, III, Harold W.; Daly, David M.; Ekanadham, Kattamuri; Huang, Michael C.; Moreira, Jose E.; Serrano, Mauricio J., Detection of hardware errors using redundant transactions for system test.
  5. Shimomura Tetsuya,JPX ; Murabayashi Fumio,JPX ; Shimamura Kotaro,JPX ; Kanekawa Nobuyasu,JPX ; Hotta Takashi,JPX, Information processing system and logic LSI, detecting a fault in the system or the LSI, by using internal data processed in each of them.
  6. Tetsuya Shimomura JP; Fumio Murabayashi JP; Kotaro Shimamura JP; Nobuyasu Kanekawa JP; Takashi Hotta JP, Information processing system and logic LSI, detecting a fault in the system or the LSI, by using internal data processed in each of them.
  7. Horst Robert W. (Cupertino CA), Method and apparatus for synchronizing a plurality of processors.
  8. Ziegler Herbert,DEX ; Merl Richard,DEX ; Jouvenal Horst,DEX ; Peters Dietmar,DEX ; Schmid Johann,DEX, Method of checking the operability of a processor.
  9. Nishio Katsumi (Akashi WI JPX) Cherney Dale M. (Howards Grove WI), Operation condition collator and methods.
  10. Mohat William D., Processor independent error checking arrangement.
  11. Chaudhry, Shailender; Tremblay, Marc, Providing fault-tolerance by comparing addresses and data from redundant processors running in lock-step.
  12. Ungermann, Jörn; Fuhrmann, Peter, Time-triggered communication system and method for the synchronization of a dual-channel network.
  13. Bose,Pradip; Hu,Zhigang; Li,Xiaodong; Rivers,Jude A., Write filter cache method and apparatus for protecting the microprocessor core from soft errors.
섹션별 컨텐츠 바로가기

AI-Helper ※ AI-Helper는 오픈소스 모델을 사용합니다.

AI-Helper 아이콘
AI-Helper
안녕하세요, AI-Helper입니다. 좌측 "선택된 텍스트"에서 텍스트를 선택하여 요약, 번역, 용어설명을 실행하세요.
※ AI-Helper는 부적절한 답변을 할 수 있습니다.

선택된 텍스트

맨위로