검색연산자 | 기능 | 검색시 예 |
---|---|---|
() | 우선순위가 가장 높은 연산자 | 예1) (나노 (기계 | machine)) |
공백 | 두 개의 검색어(식)을 모두 포함하고 있는 문서 검색 | 예1) (나노 기계) 예2) 나노 장영실 |
| | 두 개의 검색어(식) 중 하나 이상 포함하고 있는 문서 검색 | 예1) (줄기세포 | 면역) 예2) 줄기세포 | 장영실 |
! | NOT 이후에 있는 검색어가 포함된 문서는 제외 | 예1) (황금 !백금) 예2) !image |
* | 검색어의 *란에 0개 이상의 임의의 문자가 포함된 문서 검색 | 예) semi* |
"" | 따옴표 내의 구문과 완전히 일치하는 문서만 검색 | 예) "Transform and Quantization" |
다음과 같은 기능을 한번의 로그인으로 사용 할 수 있습니다.
NTIS 바로가기국가/구분 | United States(US) Patent 등록 |
---|---|
국제특허분류(IPC7판) | H02H-009/04 |
미국특허분류(USC) | 361/56 ; 361/91 ; 361/111 ; 361/118 |
출원번호 | US-0661280 (1984-10-16) |
발명자 / 주소 |
|
출원인 / 주소 |
|
인용정보 | 피인용 횟수 : 7 인용 특허 : 0 |
A solid state electromagnetic pulse suppressor includes first and second external input terminals and first and second external output terminals. The pulse suppressor also includes first and second conductors. The first conductor is electrically connected between the first input terminal and the first output terminal. The second conductor is electrically connected between the second input terminal and the second output terminal. A pulse suppressor element having first and second electrodes has its first electrode attached to an intermediate portion of th...
A surge suppressor for limiting high speed, high voltage power surges, including electrostatic discharges, conducted between first and second electrical lines, said first and second electrical lines each including a first section and a separate second section, said surge suppressor comprising om combination: (a) a package, said package having a cavity therein; (b) a thin, semiconductor junction pulse suppressor disposed in said package, said semiconductor junction pulse suppressor having first and second parallel opposed flat major surfaces with first an...